Texas Instruments TA5704EVM manual TAS5704 I/O

Page 22

TAS5704 I/O

 

 

 

 

ENGINEERING EVALUATION ONLY

 

 

 

MASTER RESET

 

 

 

 

3.3V DECOUPLING

 

 

 

 

 

 

 

TO SPDIF

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MUTE

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PGND

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SE

BTL

 

 

 

 

 

 

 

 

 

 

 

BLT=SHUNTS IN

 

 

 

 

 

 

 

 

 

 

 

 

SE=SHUNTS OUT

 

 

 

 

POWER

 

 

 

 

PGND

 

 

 

 

 

 

 

DOWN

 

 

 

 

 

 

 

 

 

FROM

 

MUTE

 

 

 

 

 

 

 

 

 

SPDIF

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SE

 

 

 

 

 

 

 

 

 

 

 

 

BLT=SHUNTS IN

 

 

 

 

 

 

 

 

 

 

 

 

SE=SHUNTS OUT

 

FROM

 

 

 

 

 

U1

PGND

 

 

 

 

 

 

 

 

 

 

 

 

 

 

ADC

 

 

 

 

 

TAS5704PAP

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SE

BTL

 

 

 

 

 

 

 

 

 

 

 

BLT=SHUNTS IN

 

 

 

 

 

 

 

 

 

 

 

 

SE=SHUNTS OUT

 

 

 

 

 

 

 

 

 

PGND

 

 

 

 

GAIN CONTROL

 

 

 

 

 

 

 

 

 

GAIN1

GAIN0 CHANNEL GAIN (dB)

 

 

 

 

 

 

 

 

 

0

0

 

20 DEFAULT

 

 

 

 

 

 

 

 

 

0

1

 

26

 

 

 

 

 

 

 

SE

 

1

0

 

32

 

 

 

 

 

 

 

 

1

1

 

36

 

 

 

 

 

 

 

BLT=SHUNTS IN

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PGND

 

 

 

SE=SHUNTS OUT

 

FORMAT CONTROL

 

 

 

 

 

 

 

 

 

 

 

 

PGND

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DEFAULT JUMPERED TO 4xSE MODE

 

FM2

FM1

FM0

SERIAL DATA FORMAT

 

 

 

 

 

 

 

 

0

0

0

16Bit RJ

 

 

 

 

 

 

 

 

 

0

0

1

18Bit RJ

 

 

 

 

 

 

 

 

 

0

1

0

20Bit RJ

 

 

 

 

 

 

 

 

 

0

1

1

24Bit RJ

 

 

 

 

 

 

 

 

 

1

0

0

16-24Bit I2S(DEFAULT)

 

 

 

 

 

 

 

 

 

1

0

1

16-24Bit LJ

 

 

 

 

 

 

 

 

 

1

1

0

RESERVED

 

 

 

 

 

 

 

 

 

1

1

1

TEST MODE

CONFIG CONTROL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CFG2

CFG1

OUTPUT MODE

 

 

 

TO SUBWOOFER CONNECTOR

 

 

 

 

0

0

2CH/BTL/AD

 

 

 

FROM

 

 

0

1

2CH/BTL/BD

 

 

 

 

 

 

 

 

1

0

2.1CH/2xSE/1xBTL

 

 

 

 

 

 

SPDIF

 

 

1

1

4CH/4xSE(DEFAULT)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PGND

VALID

SHUTDOWN

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

FROM SUBWOOFER DAUGHTERCARD

 

 

 

 

CX PROJECT: TAS5704 EVALUTION MODULE

 

 

 

 

 

Design Team:

RYAN KEHR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Schematic Rev:

NC

Mod: NC

PCB Rev: NC Sheet 3 of 6

 

 

 

 

 

 

 

 

 

Save Date: JULY 10, 2007

Print Date Tue Jul 10, 2007

 

 

 

 

 

 

 

 

 

TIFilename: TAS5704EVM.SCH

Drawn By: LDN

Image 22
Contents Users Guide Submit Documentation Feedback Contents List of Figures Read This First Additional Documentation Users Guide TAS5704EVM Features Channel SE + 1-Channel BTL ConfigurationBasic Tools for Initial Board Power up PSU InterfaceRecommended Power Supplies PSC ConnectorDigital Audio Interface Spdif J1/OPTO Clock Frequency Change Jumper Board Power up General GuidelinesADC Interface SPDIF/PSIA Utilization JumpersGain Jumpers Config JumpersData Format Jumpers Switches TAS5704 Output ConfigurationTAS5704EVM Board Layout, Top Composite View Top Layer CompositeTAS5704EVM Board Layout, Top Layer View Top LayerTAS5704EVM Board Layout, Bottom Layer View Bottom LayerBill of Materials Bill of Materials for TAS5704EVMFerrites and Inductors Schematic NON-INSULATED Wire Ground LoopsSpdif Receiver Analog to Digital Converter TAS5704 I/O Power Supplies Revision Changes Texas Instruments Disclaimer Evaluation BOARD/KIT Important Notice FCC WarningImportant Notice