10006024-04 Katana®752i User’s Manual i-1
Index

A

acronyms . . . . . . . . . . . . . . . . . . . 16-1

B

binary download format. . . . . . .15-30
block diagram
CPU. . . . . . . . . . . . . . . . . . . . . . .4-2
CPU reset . . . . . . . . . . . . . . . . . . 3-4
general system. . . . . . . . . . . . . . 1-4
IIC interface . . . . . . . . . . . . . . . . 5-9
IPMB connections. . . . . . . . . . .11-3
monitor power-up . . . . . . . . . . 15-4
system controller . . . . . . . . . . . .5-2
system reset . . . . . . . . . . . . . . . .3-2
board configuration registers, CPLD6-4
boot commands, monitor . . . . . . 15-9

C

cable, console. . . . . . . . . . . . . . . .5-11
cache, CPU memory . . . . . . . . . . . .4-9
caution statements
PTMC and PTCC compatibility .13-2
setting the CPU configuration
register. . . . . . . . . . . . . . . . . . . . 5-3
writes to monitor area . . . . . . .1 5-6
circuit board dimensions . . . . . . . . 2-1
compatibility issues, CT bus . . . . .13-1
compliance. . . . . . . . . . . . . . . . . . . 1-5
component map
bottom . . . . . . . . . . . . . . . . . . . .2-4
jumpers, fuse, and switch. . . . . . 2-5
top . . . . . . . . . . . . . . . . . . . . . . . 2-3
configuration registers, CPLD. . . . . 6-4
connectors
cPCI. . . . . . 14-2, 14-3, 14-5, 14-6
cPSB . . . . . . . . . . . . . . . . . . . . .14-4
J1. . . . . . . . . . . . . . . . . . . . . . . .14-2
J2. . . . . . . . . . . . . . . . . . . . . . . .14-3
J21-J24 . . . . . . . . . . . . . . . . . . . . 9-5
J3. . . . . . . . . . . . . . . . . . . . . . . .14-4
J4. . . . . . . . . . . . . . . . . . . . . . . .14-5
J5. . . . . . . . . . . . . . . . . . . . . . . .14-6
JTAG/COP . . . . . . . . . . . . . . . . .4-13
overview. . . . . . . . . . . . . . . . . . . 2-7
P1 . . . . . . . . . . . . . . . . . . . . . . .10-2
PTMC . . . . . . . . . . . . . . . . . 9-3, 9-5
console serial port. . . . . . . . . . . . .5-11
contents, table of . . . . . . . . . . . . . .ii-iii
CPU
block diagram . . . . . . . . . . . . . . 4-2
cache memory . . . . . . . . .4-9, 4-11
exceptions . . . . . . . . . . . . . . . . . 4-8
features . . . . . . . . . . . . . . . . . . . 4-1
floating-point exception mode 4-10
initialization . . . . . . . . . . . . . . . . 4-4
memory map . . . . . . . . . . . . . . . 4-2
CT bus interface
clocking model. . . . . . . . . . . . .13-2
compatibility types. . . . . . . . . .13-1
direction control registers . . . . 13-3
local CT bus bit swapping. . . . .13-6
option 1 . . . . . . . . . . . . . . . . . . 13-4
option 2 . . . . . . . . . . . . . . . . . . 13-6
option overview . . . . . . . . . . . .13-2
PICMG 2.15 Configuration 2. . .13-1
customer support
technical support . . . . . . . . . . .2-11

E

environment parameter commands,
monitor. . . . . . . . . . . . . . . . . . . .15-18
environment variables . . . . . . . . .15-8
equipment for setup. . . . . . . . . . . . 2-9
error, parity. . . . . . . . . . . . . . . . . . . 8-4
ESD prevention. . . . . . . . . . . . . . . . 2-1
Ethernet
address. . . . . . . . . . . . . . . . . . .1 0-1
Emerson identifier . . . . . . . . . . 10-1
front panel ports. . . . . . . . . . . .10-2
interfaces . . . . . . . . . . . . . . . . .10-1
status LEDs. . . . . . . . . . . . . . . . . 2-4

F

features
CPU. . . . . . . . . . . . . . . . . . . . . . . 4-1
general. . . . . . . . . . . . . . . . . . . . 1-1
Hot Swap . . . . . . . . . . . . . . . . . 12-1
IPMI . . . . . . . . . . . . . . . . . . . . . 11-1
system controller . . . . . . . . . . . . 5-1
figures, list of . . . . . . . . . . . . . . . . iii-vii
Flash commands, monitor . . . . .15-15
front panel . . . . . . . . . . . . . . . . . . . 2-2
fuse locations . . . . . . . . . . . . . . . . . 2-4

G

geographical addressing . . . . . . . . 8-2
GPIO signals . . . . . . . . . . . . . . . . .5-10
grounding. . . . . . . . . . . . . . . . . . . . 2-1

H

H.110
overview. . . . . . . . . . . . . . . . . . . 1-2
technical reference . . . . . . . . . . 1-9
HID registers. . . . . . . . . . 4-5, 4-6, 4-7
Hot Swap . . . . . . . . . . . . . . . . . . . 12-1

I

ID select, PCI. . . . . . . . . . . . . . . . . . 8-1
IIC interface . . . . . . . . . . . . . . . . . . 5-8
installation of the board. . . . . . . . . 2-9
interrupts
CPLD. . . . . . . . . . . . . . . . . . . . . . 6-2
PCI . . . . . . . . . . . . . . . . . . . . . . . 8-3
interrupts, PCI . . . . . . . . . . . . . . . . 8-1
IPMI interface. . . . . . . . . . . . . . . . 11-1

J

JTAG/COP, pin assignments. . . . . 4-13
jumpers . . . . . . . . . . . . . . . . . . . . . 2-5

L

L2 cache . . . . . . . . . . . . . . . . . . . . 4-11
LEDs . . . . . . . . . . . . . . . . . . . . . . . . 2-8
bottom side locations . . . . . . . . 2-4
RMII PHY devices . . . . . . . . . . . 10-3

M

machine state register (MSR). . . . . 4-9
mean time between failures (MTBF)1-5
memory
commands, monitor . . . . . . . 15-12
on-card. . . . . . . . . . . . . . . . . . . . 5-7
memory map . . . . . . . . . . . . . . . . . 4-2
monitor
auto-booting . . . . . . . . . . . . . . 15-1
auto-repeat . . . . . . . . . . . . . . . 15-1
basic operation . . . . . . . . . . . . 15-3
binary download format . . . . 15-30
boot commands. . . . . . . . . . . . 15-9
command reference . . . . . . . . 15-8
command syntax . . . . . . . . . . . 15-8
command-line interface . . . . . 15-1
environment parameter commands
15-18
environment variables. . . . . . 15-27
Flash commands . . . . . . . . . . 15-15
flash programming . . . . . . . . . 15-1