(2) Medium configuration

(a)8bit

D.OUT1

TCLK 31.25ns (32MHz)

CLKX

 

Previous Cycle

 

 

Next Cycle

 

 

 

 

 

X3

DA7-1

DA6-1

N.C

DC7

DC6

DB7

DB6

DA7

DA6

1.41V

1.075V

 

 

 

 

 

 

 

 

 

 

X2

DC3-1

DC2-1

N.C

FVAL

LVAL

DC5

DC4

DC3

DC2

 

 

 

 

 

(VD)

(HD)

 

 

 

 

 

X1

DB2-1

DB1-1

DC1

DC0

DB5

DB4

DB3

DB2

DB1

 

X0

DA1-1

DA0-1

DB0

DA5

DA4

DA3

DA2

DA1

DA0

 

0±3ns

D.OUT2

TCLK 31.25ns (32MHz)

CLKY

 

Previous Cycle

 

 

Next Cycle

 

 

 

 

 

Y3

DD7-1

DD6-1

N.C

N.C

N.C

N.C

N.C

DD7

DD6

1.41V

1.075V

 

 

 

 

 

 

 

 

 

 

Y2

N.C

N.C

N.C

FVAL

LVAL

N.C

N.C

N.C

N.C

 

 

 

 

 

(VD)

(HD)

 

 

 

 

 

Y1

N.C

N.C

N.C

N.C

N.C

N.C

N.C

N.C

N.C

 

Y0

DD1-1

DD0-1

N.C

DD5

DD4

DD3

DD2

DD1

DD0

 

0±3ns

19