Texas Instruments SLAU081 manual TP1 TP2, TP3 TP4 PT1

Page 43

D

C

B

A

1

2

3

5(9

5HYLVLRQ4

￿+LVWRU\

$SSURYHG

 

 

 

(&1￿1XPEHU

 

 

 

 

2

040500

 

 

 

 

TP1

TP2

 

 

 

 

 

 

 

 

 

 

 

IN_0

 

 

 

 

 

 

 

BB_Output_0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

IN_1

 

 

 

 

 

 

 

BB_Output_1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TP3

TP4

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PT1

 

 

 

 

 

 

 

 

 

 

 

 

1

 

 

 

14

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

2

 

 

 

13

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

3

 

 

 

12

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

4

 

 

 

11

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

5

 

 

 

10

 

 

 

 

 

 

 

 

 

 

 

 

 

6

 

 

 

9

 

 

 

 

 

 

 

 

 

 

 

 

 

7

 

 

 

8

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

￿￿

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

12500 TI Boulevard. Dallas, Texas 75243

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TITLE:

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Prototype Area

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Engineer:

Joe Purvis

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DOCUMENT CONTROL #:

 

 

 

REV:

 

 

 

 

 

 

 

 

 

 

 

Drawn By:

Joe Purvis

 

6430333

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

FILE: Prototype Area

 

DATE: 28-Nov-2001

SIZE:

A4

SHEET:

13 OF: 14

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

 

 

 

 

2

 

3

 

 

 

 

4

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D

C

B

A

Image 43
Contents User’s Guide Important Notice EVM Important Notice EVM Warnings and Restrictions Contents Figures Introduction EVM Modes Stand-Alone Mode SAMAnalog Output Conditioning Stand-Alone ModeUser Mode Analog Input ConditioningGetting Started SAM Configuration Shipping Default ConfigurationDefault Configuration Description Switch SettingsDefault Description Configuration Jumper SettingsJumpers Analog I/O Signal ConditioningChannel 0 Analog Input ADC Supply Voltage Signal GeneratorChannel 0 Analog Output Voltage ReferenceClock/Timer Routing SwitchesStand-Alone-Mode, SW1-1 Reference Description Pin Function Designator Number ConnectorsEvaluation board, SIL Agnd EVM power Analog output option No output Pin DIL header Evaluation board, SIL Reference Description Pin Signal Designator Number ADC and DAC Direct AccessHost Communication Common Connector FSX Host Connector Pin No Signal Legacy ConnectorEVM Connector J13 Pin No Signal J13 Host Connector Plugged into J12 J15 Pin No Signal J13 Pin No Signal Pin No SignalJ13 J15 Wire Wrap J13 Jumper J13 Wire WrapAll of these connectors are shown below Description Pin Signal Name/Function Designator Number Pin connector J12 pin Bill of Materials, Board Layout, and Schematics Dspclkr BNC0 DspclksDspxf DspclkxRefin FL2 +VS+VIN GND FL3FB2 ENA OUT FB3BLM11A121SGPB +VIN TP9GND RV7 RV9Trim SDO Agnd VDDA2OUT Dacout OUT/OUTBAOUTW19 AOUTAW15 A2FLTRV8 OutaDacout BLM11A121SGPB FB4 FSR ClkxClkr FB5 FSXDsptout Dsptout Sysclk DspclksEvmclkx Dspclkx Dspfsr DspclkrAdctc Sysclk ResetAdccs Dspdx EvmclkxTP6 TP7RV4 TP5RV3 U4ATP3 TP4 PT1 TP1 TP2RV1 RV2