STK15C88
Pin Configurations
Figure 1. Pin Diagram - 28-Pin SOIC
$ |
|
|
| 9&& |
| ||||||||
|
|
|
| ||||||||||
|
| ||||||||||||
|
|
|
| ||||||||||
$ |
|
|
|
|
|
|
|
| |||||
|
|
| :( |
| |||||||||
|
|
|
| ||||||||||
$ |
|
|
| $ |
| ||||||||
|
|
|
| ||||||||||
|
| ||||||||||||
$ |
|
|
|
| |||||||||
|
|
|
| $ |
|
| |||||||
|
|
|
|
| |||||||||
|
| ||||||||||||
|
|
|
| ||||||||||
$ |
|
|
| $ |
|
| |||||||
|
|
|
|
| |||||||||
|
|
| |||||||||||
$ |
| 723 |
| $ |
| ||||||||
|
| ||||||||||||
$ |
|
|
|
|
|
|
|
|
|
| |||
|
|
| 2( | ||||||||||
$ |
|
|
| ||||||||||
|
|
| $ |
| |||||||||
|
|
| |||||||||||
|
|
| |||||||||||
$ |
|
|
|
|
|
|
|
|
|
| |||
|
|
| &( | ||||||||||
|
|
| |||||||||||
$ |
|
|
| '4 | |||||||||
|
|
| |||||||||||
|
| ||||||||||||
'4 |
|
|
| '4 | |||||||||
|
|
| |||||||||||
|
|
| |||||||||||
'4 |
|
|
|
|
| '4 | |||||||
|
|
|
|
| |||||||||
|
|
|
|
| |||||||||
'4 |
|
|
| '4 | |||||||||
|
|
| |||||||||||
|
|
| |||||||||||
966 |
|
|
| '4 | |||||||||
|
|
| |||||||||||
|
|
|
| ||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
Table 1. Pin Definitions -
Pin Name | Alt | IO Type | Description | |||||||||||||||
|
|
|
|
|
|
| Input | Address Inputs. Used to select one of the 32,768 bytes of the nvSRAM. | ||||||||||
|
|
|
|
|
|
| Input or | Bidirectional Data IO lines. Used as input or output lines depending on operation. | ||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
| Output |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| Input | Write Enable Input, Active LOW. When the chip is enabled and |
| is LOW, data on the | ||
|
|
|
|
|
|
|
|
|
|
|
|
| WE | |||||
| WE | W | ||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
| IO pins is written to the specific address location. | ||||
|
|
|
|
|
|
|
|
|
|
| Input | Chip Enable Input, Active LOW. When LOW, selects the chip. When HIGH, deselects the | ||||||
|
| CE |
| E | ||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
| chip. | ||||
|
|
|
|
|
|
|
|
|
|
|
|
| Input | Output Enable, Active LOW. The active LOW |
| input enables the data output buffers | ||
|
|
|
|
|
|
|
|
|
|
| OE | |||||||
| OE |
| G | |||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
| during read cycles. Deasserting OE HIGH causes the IO pins to | ||||
VSS |
|
|
|
|
|
|
| Ground | Ground for the Device. The device is connected to ground of the system. | |||||||||
VCC |
|
|
|
|
|
|
| Power Supply | Power Supply Inputs to the Device. |
Document Number: | Page 2 of 15 |
[+] Feedback