Cypress CY7C1516JV18 Logic Block Diagram CY7C1518JV18, Logic Block Diagram CY7C1520JV18, Bws

Page 3

CY7C1516JV18, CY7C1527JV18

CY7C1518JV18, CY7C1520JV18

Logic Block Diagram (CY7C1518JV18)

 

 

 

A0

 

 

 

Burst

 

 

 

 

 

 

 

 

Logic

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

22

 

21

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A(21:0)

 

 

 

A(21:1)

Address

 

 

 

 

 

 

 

 

 

 

 

 

Register

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

LD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

K

CLK

K Gen.

DOFF

VREF

 

 

 

 

 

 

 

 

Control

 

 

 

 

 

 

 

 

 

 

R/W

 

 

 

 

 

Logic

 

 

 

 

 

 

 

 

BWS

 

 

 

 

 

 

[1:0]

 

 

 

 

Write

Write

 

 

 

Decode

Reg

Reg

Decode

 

 

2M x

2M x

 

18

WriteAdd.

18Array

18Array

ReadAdd.

Logic

 

 

 

 

 

Output

R/W

 

Read Data Reg.

 

Control

C

 

 

 

C

 

 

 

 

 

36

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

18

 

 

 

 

 

 

 

 

 

 

 

 

18

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CQ

 

 

 

 

 

Reg.

 

 

Reg.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CQ

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

18

 

 

 

Reg.

 

 

 

18

 

 

 

 

18

 

 

 

 

 

 

 

DQ[17:0]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Logic Block Diagram (CY7C1520JV18)

 

 

 

A0

 

 

 

Burst

 

 

 

 

 

 

 

 

Logic

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

21

 

20

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A(20:0)

 

 

 

A(20:1)

Address

 

 

 

 

 

 

 

 

 

 

 

 

Register

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

LD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

K

CLK

K Gen.

DOFF

VREF

 

 

 

 

 

 

 

 

Control

 

 

 

 

 

 

 

 

 

 

R/W

 

 

 

 

 

Logic

 

 

 

 

 

 

 

 

BWS

 

 

 

 

 

 

[3:0]

 

 

 

 

Write

Write

 

 

 

DecodeAdd.Write

Reg

Reg

DecodeAdd.Read

 

 

1Mx36Array

1Mx36Array

Logic

36

 

 

 

 

 

 

 

 

 

Output

R/W

 

Read Data Reg.

 

Control

C

 

 

 

C

 

 

 

 

 

72

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

36

 

 

 

Reg.

 

 

Reg.

36

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CQ

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CQ

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

36

 

 

 

Reg.

 

 

 

36

 

 

 

 

36

 

 

 

 

 

 

 

DQ[35:0]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Document Number: 001-12559 Rev. *D

Page 3 of 26

[+] Feedback

Image 3
Contents Selection Guide FeaturesConfigurations Functional DescriptionCLK Logic Block Diagram CY7C1516JV18Logic Block Diagram CY7C1527JV18 DoffLogic Block Diagram CY7C1518JV18 Logic Block Diagram CY7C1520JV18BWS CY7C1527JV18 8M x Pin ConfigurationBall Fbga 15 x 17 x 1.4 mm Pinout CY7C1516JV18 8M xCY7C1520JV18 2M x CY7C1518JV18 4M xPin Name Pin Description Pin DefinitionsTCK Pin for Jtag Power Supply Inputs to the Core of the DevicePower Supply Inputs for the Outputs of the Device TDO for JtagSingle Clock Mode Functional OverviewDDR Operation Echo Clocks Application ExampleDepth Expansion Programmable ImpedanceWrite Cycle Descriptions BWS0 BWS1NWS0 NWS1 BWS0 BWS1 BWS2 BWS3 BWS0Ieee 1149.1 Serial Boundary Scan Jtag Idcode State diagram for the TAP controller follows TAP Controller State DiagramTCK TAP Controller Block DiagramTAP Electrical Characteristics TDITAP Timing and Test Conditions TAP AC Switching CharacteristicsIdentification Register Definitions Scan Register SizesInstruction Codes Bit # Bump ID Boundary Scan OrderPower Up Sequence in DDR-II Sram Power Up SequenceDLL Constraints Electrical Characteristics DC Electrical CharacteristicsMaximum Ratings Parameter Description Test Conditions Max Unit AC Electrical CharacteristicsCapacitance Thermal ResistanceCypress Consortium Description 300 MHz 250 MHz Unit Parameter Min MaxDLL Timing NOP Write Read Switching WaveformsNOP ReadOrdering Information Ball Fbga 15 x 17 x 1.40 mm Package DiagramSales, Solutions, and Legal Information Worldwide Sales and Design Support Products PSoC SolutionsREV ECN no Issue ORIG. Description of Change Date