Cypress CY7C1346H manual Capacitance10, Thermal Resistance10, AC Test Loads and Waveforms

Page 9

CY7C1346H

Capacitance[10]

Parameter

Description

Test Conditions

100 TQFP

Unit

Max.

 

 

 

 

 

CIN

Input Capacitance

TA = 25°C, f = 1 MHz,

5

pF

 

 

VDD = 3.3V.

 

 

CCLK

Clock Input Capacitance

5

pF

VDDQ = 2.5V

CI/O

Input/Output Capacitance

5

pF

 

Thermal Resistance[10]

 

 

 

Parameter

Description

Test Conditions

100 TQFP

Unit

Package

 

 

 

 

 

ΘJA

Thermal Resistance

Test conditions follow standard test

30.32

°C/W

 

(Junction to Ambient)

methods and procedures for measuring

 

 

 

 

thermal impedance, per EIA/JESD51

 

 

ΘJC

Thermal Resistance

6.85

°C/W

 

 

(Junction to Case)

 

 

 

AC Test Loads and Waveforms

 

 

 

3.3V I/O Test Load

 

 

 

OUTPUT

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

3.3V

 

 

 

 

R = 317

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Z0

= 50

 

 

 

OUTPUT

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

RL = 50

5 pF

 

 

 

 

 

R = 351

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

VL = 1.5V

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

INCLUDING

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

(a)

JIG AND

 

 

 

 

(b)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SCOPE

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

2.5V I/O Test Load

2.5V

 

 

 

 

 

R = 1667

OUTPUT

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Z0

= 50

 

 

 

 

 

OUTPUT

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

RL = 50

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

5 pF

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R =1538

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

INCLUDING

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

VT = 1.25V

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

JIG AND

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SCOPE

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

(a)

 

 

 

 

 

(b)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Note:

10. Tested initially and after any design or process change that may affect these parameters.

VDDQ

 

 

 

 

ALL INPUT PULSES

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

90%

10%

 

 

 

 

 

 

90%

 

 

 

 

 

 

10%

 

 

 

 

 

 

 

 

 

 

 

 

 

 

GND

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1 ns

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1 ns

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

(c)

VDDQ

 

 

 

 

ALL INPUT PULSES

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

90%

10%

 

 

 

 

 

 

90%

 

 

 

 

 

 

10%

 

 

 

 

 

 

 

 

 

 

 

 

 

 

GND

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1 ns

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1 ns

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

(c)

Document #: 38-05672 Rev. *B

Page 9 of 16

[+] Feedback

Image 9
Contents Features Logic Block DiagramCypress Semiconductor Corporation Selection Guide Pin ConfigurationCY7C1346H 166 MHz UnitPin Definitions Power supply inputs to the core of the deviceName Description Byte Write Select Inputs, active LOW . Qualified withFunctional Overview Linear Burst Address Table Mode = GND Interleaved Burst Address Table Mode = Floating or VDDZZ Mode Electrical Characteristics Burst SequencesAdsp Adsc ADV Write CLK Next Cycle Add. UsedFunction Truth Table for Read/Write2Maximum Ratings Operating RangeAmbient Range Capacitance10 Thermal Resistance10AC Test Loads and Waveforms Switching Characteristics Over the Operating Range 11 Read Cycle Timing17 Switching WaveformsADV Write Cycle Timing17CLZ Read/Write Cycle Timing17, 19DON’T Care ZZ Mode Timing 21Package Diagrams Ordering InformationPin Tqfp 14 x 20 x 1.4 mm Document History Issue Date Orig. Description of ChangePCI RXU