LGA1366 Part A DDR3 1/2

Schematic Diagrams

LGA1366 Part A DDR3 1/2

 

ChannelA

 

 

7

M_D ATA_A[6 3: 0]

M_DATA_A[ 63:0]

 

 

 

 

M_CB_ECC_A[7:0]

 

 

7

M_D QS_ A_D P[7 :0 ]

M_DQS_A_DP[ 7: 0]

 

M_DQS_A_DN [7:0]

 

7

M_D QS_ A_D N[ 7: 0]

 

 

 

 

 

 

 

 

ChannelB

 

 

8

M_D ATA_B[6 3: 0]

M_DATA_B[ 63:0]

 

 

 

 

M_CB_ECC_B[7:0]

 

 

8

M_D QS_ B_D P[7 :0 ]

M_DQS_B_DP[ 7: 0]

 

M_DQS_B_DN [7:0]

 

8

M_D QS_ B_D N[ 7: 0]

 

 

 

 

 

 

 

 

ChannelC

 

 

9

M_D ATA_C[ 63:0 ]

M_DATA_C [63: 0]

 

 

 

 

M_CB_ECC_C[7:0]

 

 

9

M_D QS_ C_DP[ 7: 0]

M_DQS_C _D P[7:0]

 

M_DQS_C _D N[ 7: 0]

 

9

M_D QS_ C_DN [7:0 ]

 

 

 

 

 

 

 

 

 

 

 

J_CPU 1A

 

 

 

 

 

 

M_ DATA_A63

W 4

 

DD R0 _D Q_63

D DR 0_ DQS_P0

 

T43

M_D QS_ A_D P0

M_ DATA_A62

V4

 

 

U43

M_D QS_ A_D N0

M_ DATA_A61

U 3

 

DD R0 _D Q_62

DD R0_D QS_N0

 

 

 

 

 

M_ DATA_A60

U 1

 

DD R0 _D Q_61

D DR 0_ DQS_P1

 

L41

M_D QS_ A_D P1

 

DD R0 _D Q_60

 

M_ DATA_A59

Y 3

 

 

M41

M_D QS_ A_D N1

 

DD R0 _D Q_59

DD R0_D QS_N1

 

M_ DATA_A58

Y 2

 

 

 

 

 

 

 

DD R0 _D Q_58

 

 

F41

M_D QS_ A_D P2

M_ DATA_A57

V1

 

D DR 0_ DQS_P2

 

M_ DATA_A56

U 4

 

DD R0 _D Q_57

 

G41

M_D QS_ A_D N2

M_ DATA_A55

T3

 

DD R0 _D Q_56

DD R0_D QS_N2

 

 

 

 

 

 

DD R0 _D Q_55

 

 

 

 

 

 

M_ DATA_A54

R 4

 

D DR 0_ DQS_P3

 

B39

M_D QS_ A_D P3

 

DD R0 _D Q_54

 

M_ DATA_A53

N 3

 

 

B40

M_D QS_ A_D N3

 

DD R0 _D Q_53

DD R0_D QS_N3

 

M_ DATA_A52

M3

 

 

 

 

 

 

 

DD R0 _D Q_52

 

 

E3

M_D QS_ A_D P4

M_ DATA_A51

T2

 

D DR 0_ DQS_P4

 

M_ DATA_A50

T1

 

DD R0 _D Q_51

 

E4

M_D QS_ A_D N4

M_ DATA_A49

N 2

 

DD R0 _D Q_50

DD R0_D QS_N4

 

 

 

 

 

 

DD R0 _D Q_49

 

 

 

 

 

 

M_ DATA_A48

N 1

 

D DR 0_ DQS_P5

 

K2

M_D QS_ A_D P5

 

DD R0 _D Q_48

 

M_ DATA_A47

L 2

 

 

K3

M_D QS_ A_D N5

 

DD R0 _D Q_47

DD R0_D QS_N5

 

M_ DATA_A46

L 3

 

 

 

 

 

 

M_ DATA_A45

H 3

 

DD R0 _D Q_46

D DR 0_ DQS_P6

 

R2

M_D QS_ A_D P6

M_ DATA_A44

G 1

 

DD R0 _D Q_45

 

R3

M_D QS_ A_D N6

 

DD R0 _D Q_44

DD R0_D QS_N6

 

M_ DATA_A43

M1

 

 

 

 

 

 

 

DD R0 _D Q_43

 

 

 

 

 

 

M_ DATA_A42

L 1

 

D DR 0_ DQS_P7

 

W2

M_D QS_ A_D P7

 

DD R0 _D Q_42

 

M_ DATA_A41

H 1

 

 

W1

M_D QS_ A_D N7

 

DD R0 _D Q_41

DD R0_D QS_N7

 

M_ DATA_A40

H 2

 

 

 

 

 

 

M_ DATA_A39

F2

 

DD R0 _D Q_40

D DR 0_ DQS_P8

 

D34

Z0201

M_ DATA_A38

F3

 

DD R0 _D Q_39

 

D35

Z0202

 

 

 

DD R0 _D Q_38

DD R0_D QS_N8

 

 

 

M_ DATA_A37

C 6

 

 

 

 

 

 

 

DD R0 _D Q_37

 

 

 

 

 

 

M_ DATA_A36

B6

 

D DR 0_ DQS_P9

 

V43

Z0203

 

 

 

DD R0 _D Q_36

 

 

 

M_ DATA_A35

G 3

 

 

V42

Z0204

 

 

 

DD R0 _D Q_35

DD R0_D QS_N9

 

 

 

M_ DATA_A34

F1

 

 

 

 

 

 

M_ DATA_A33

C 4

 

DD R0 _D Q_34

DD R0 _D QS_ P10

 

N42

Z0205

 

 

 

DD R0 _D Q_33

 

 

 

M_ DATA_A32

B5

 

 

M43

Z0206

 

 

 

DD R0 _D Q_32

D DR 0_DQS_N 10

 

 

 

M_ DATA_A31

B3

8

 

 

 

 

 

 

 

DD R0 _D Q_31

 

 

 

 

 

 

M_ DATA_A30

C3 8

 

DD R0 _D QS_ P11

 

H42

Z0207

 

 

 

DD R0 _D Q_30

 

 

 

M_ DATA_A29

D4

2

 

 

G43

Z0208

 

 

M_ DATA_A28

D4

1

 

DD R0 _D Q_29

D DR 0_DQS_N 11

 

 

 

 

 

M_ DATA_A27

D3

7

 

DD R0 _D Q_28

DD R0 _D QS_ P12

 

D39

Z0209

 

 

 

DD R0 _D Q_27

 

 

 

M_ DATA_A26

A3

8

 

 

C39

Z0210

 

 

 

DD R0 _D Q_26

D DR 0_DQS_N 12

 

 

 

M_ DATA_A25

C4

1

 

 

 

 

 

 

 

DD R0 _D Q_25

 

 

 

 

 

 

M_ DATA_A24

D4

0

 

DD R0 _D QS_ P13

 

D5

Z0211

 

 

 

DD R0 _D Q_24

 

 

 

M_ DATA_A23

F4

2

 

 

D4

Z0212

 

 

M_ DATA_A22

F4

3

 

DD R0 _D Q_23

D DR 0_DQS_N 13

 

 

 

 

 

M_ DATA_A21

J4

1

 

DD R0 _D Q_22

DD R0 _D QS_ P14

 

J2

Z0213

 

 

 

DD R0 _D Q_21

 

 

 

M_ DATA_A20

J4

2

 

 

J1

Z0214

 

 

 

DD R0 _D Q_20

D DR 0_DQS_N 14

 

 

 

M_ DATA_A19

E4

3

 

 

 

 

 

 

 

DD R0 _D Q_19

 

 

P2

Z0215

 

 

M_ DATA_A18

E4

2

 

DD R0 _D QS_ P15

 

 

 

M_ DATA_A17

H4

3

 

DD R0 _D Q_18

 

P1

Z0216

 

 

M_ DATA_A16

H4

1

 

DD R0 _D Q_17

D DR 0_DQS_N 15

 

 

 

 

 

 

DD R0 _D Q_16

 

 

 

 

 

 

M_ DATA_A15

L4

2

 

DD R0 _D QS_ P16

 

V2

Z0217

 

 

 

DD R0 _D Q_15

 

 

 

M_ DATA_A14

L4

3

 

 

V3

Z0218

 

 

 

DD R0 _D Q_14

D DR 0_DQS_N 16

 

 

 

M_ DATA_A13

P4

1

 

 

 

 

 

 

 

DD R0 _D Q_13

 

 

B36

Z0219

 

 

M_ DATA_A12

P4

2

 

DD R0 _D QS_ P17

 

 

 

M_ DATA_A11

K4

3

 

DD R0 _D Q_12

 

B35

Z0220

 

 

M_ DATA_A10

K4

2

 

DD R0 _D Q_11

D DR 0_DQS_N 17

 

 

 

 

 

 

DD R0 _D Q_10

 

 

 

 

 

 

M_ DATA_A9

N4

3

 

 

 

 

 

 

 

 

DD R0 _D Q_9

 

 

 

 

 

 

M_ DATA_A8

N4

1

 

 

 

 

 

 

 

 

DD R0 _D Q_8

 

 

 

 

 

 

M_ DATA_A7

T4

2

 

 

 

 

 

 

 

M_ DATA_A6

U4

1

 

DD R0 _D Q_7

 

 

 

 

 

 

M_ DATA_A5

W4

2

 

DD R0 _D Q_6

 

 

 

 

 

 

 

DD R0 _D Q_5

 

 

 

 

 

 

M_ DATA_A4

W4

0

 

 

 

 

 

 

 

 

DD R0 _D Q_4

 

 

 

 

 

 

M_ DATA_A3

R4

2

 

 

 

 

 

 

 

 

DD R0 _D Q_3

 

 

 

 

 

 

M_ DATA_A2

R4

3

 

 

 

 

 

 

 

 

DD R0 _D Q_2

 

 

 

 

 

 

M_ DATA_A1

V4

1

 

 

 

 

 

 

 

M_ DATA_A0

W4

1

 

DD R0 _D Q_1

 

 

 

 

 

 

 

 

 

 

DD R0 _D Q_0

 

 

 

 

 

 

M_ CB_ECC _A7 C3 4

M_ CB_ECC _A6 B3 4 DD R0 _EC C_ 7

M_ CB_ECC _A5 A3 7 DD R0 _EC C_ 6

M_ CB_ECC _A4 C3 7 DD R0 _EC C_ 5

M_ CB_ECC _A3 C3 3 DD R0 _EC C_ 4

M_ CB_ECC _A2 F3 2 DD R0 _EC C_ 3

M_ CB_ECC _A1 A3 6 DD R0 _EC C_ 2

M_ CB_ECC _A0 C3 6 DD R0 _EC C_ 1 L GA1366

DD R0 _EC C_ 0

1 OF 12

 

 

 

J _C PU1B

 

 

 

 

 

M_D ATA _B63

W 9

D DR 1_ DQ_63

DD R1 _D QS_ P0

Y 38

M_DQS_B_DP0

M_D ATA _B62

AA7

Y 37

M_DQS_B_DN 0

M_D ATA _B61

W 5

D DR 1_ DQ_62

D DR 1_DQS_N 0

 

 

 

 

M_D ATA _B60

V9

D DR 1_ DQ_61

DD R1 _D QS_ P1

R 38

M_DQS_B_DP1

M_D ATA _B59

W1

0

D DR 1_ DQ_60

R 37

M_DQS_B_DN 1

M_D ATA _B58

Y1

0

D DR 1_ DQ_59

D DR 1_DQS_N 1

 

 

 

 

D DR 1_ DQ_58

 

L35

M_DQS_B_DP2

M_D ATA _B57

W 7

DD R1 _D QS_ P2

M_D ATA _B56

W 6

D DR 1_ DQ_57

L36

M_DQS_B_DN 2

M_D ATA _B55

R 7

D DR 1_ DQ_56

D DR 1_DQS_N 2

 

 

 

 

D DR 1_ DQ_55

 

 

 

 

 

M_D ATA _B54

R 8

DD R1 _D QS_ P3

L30

M_DQS_B_DP3

M_D ATA _B53

M6

D DR 1_ DQ_54

L31

M_DQS_B_DN 3

M_D ATA _B52

J 4

D DR 1_ DQ_53

D DR 1_DQS_N 3

 

 

 

 

D DR 1_ DQ_52

 

E7

M_DQS_B_DP4

M_D ATA _B51

T5

DD R1 _D QS_ P4

M_D ATA _B50

R 5

D DR 1_ DQ_51

D 7

M_DQS_B_DN 4

M_D ATA _B49

K5

D DR 1_ DQ_50

D DR 1_DQS_N 4

 

 

 

 

D DR 1_ DQ_49

 

 

M_DQS_B_DP5

M_D ATA _B48

K4

DD R1 _D QS_ P5

H 6

M_D ATA _B47

J 5

D DR 1_ DQ_48

G6

M_DQS_B_DN 5

M_D ATA _B46

G5

D DR 1_ DQ_47

D DR 1_DQS_N 5

 

 

 

 

M_D ATA _B45

H 9

D DR 1_ DQ_46

DD R1 _D QS_ P6

L6 M_DQS_B_DP6

M_D ATA _B44

G9

D DR 1_ DQ_45

L5

M_DQS_B_DN 6

M_D ATA _B43

H 4

D DR 1_ DQ_44

D DR 1_DQS_N 6

 

 

 

 

D DR 1_ DQ_43

 

 

M_DQS_B_DP7

M_D ATA _B42

G4

DD R1 _D QS_ P7

Y 8

M_D ATA _B41

J 6

D DR 1_ DQ_42

Y 9

M_DQS_B_DN 7

M_D ATA _B40

H 8

D DR 1_ DQ_41

D DR 1_DQS_N 7

 

 

 

 

M_D ATA _B39

F6

D DR 1_ DQ_40

DD R1 _D QS_ P8

G33

Z0221

M_D ATA _B38

D 6

D DR 1_ DQ_39

G34

Z0222

 

 

M_D ATA _B37

G8

D DR 1_ DQ_38

D DR 1_DQS_N 8

 

 

 

 

D DR 1_ DQ_37

 

 

 

 

 

M_D ATA _B36

F1

0

DD R1 _D QS_ P9

AA40

Z0223

 

 

M_D ATA _B35

F5

D DR 1_ DQ_36

AA41

Z0224

 

 

M_D ATA _B34

E5

D DR 1_ DQ_35

D DR 1_DQS_N 9

 

 

 

 

M_D ATA _B33

E8

D DR 1_ DQ_34

D DR 1_ DQS_P10

P3 6

Z0225

 

 

M_D ATA _B32

E9

D DR 1_ DQ_33

P3 7

Z0226

 

 

M_D ATA _B31

K3

0

D DR 1_ DQ_32

DD R1_D QS_N10

 

 

 

 

D DR 1_ DQ_31

 

 

 

 

 

M_D ATA _B30

L3

2

D DR 1_ DQS_P11

L37

Z0227

 

 

M_D ATA _B29

H3

4

D DR 1_ DQ_30

K3 7

Z0228

 

 

M_D ATA _B28

J3

4

D DR 1_ DQ_29

DD R1_D QS_N11

 

 

 

 

M_D ATA _B27

J3

2

D DR 1_ DQ_28

D DR 1_ DQS_P12

K3 4

Z0229

 

 

M_D ATA _B26

K3

2

D DR 1_ DQ_27

K3 3

Z0230

 

 

M_D ATA _B25

L3

3

D DR 1_ DQ_26

DD R1_D QS_N12

 

 

 

 

D DR 1_ DQ_25

 

 

 

 

 

M_D ATA _B24

H3

3

D DR 1_ DQS_P13

F8

Z0231

 

 

M_D ATA _B23

H3

6

D DR 1_ DQ_24

F7

Z0232

 

 

M_D ATA _B22

J3

6

D DR 1_ DQ_23

DD R1_D QS_N13

 

 

 

 

M_D ATA _B21

M3

6

D DR 1_ DQ_22

D DR 1_ DQS_P14

H 7

Z0233

 

 

M_D ATA _B20

N3

4

D DR 1_ DQ_21

J 7

Z0234

 

 

M_D ATA _B19

J3

5

D DR 1_ DQ_20

DD R1_D QS_N14

 

 

 

 

D DR 1_ DQ_19

 

M5

Z0235

 

 

M_D ATA _B18

K3

5

D DR 1_ DQS_P15

 

 

M_D ATA _B17

M3

4

D DR 1_ DQ_18

M4

Z0236

 

 

M_D ATA _B16

M3

5

D DR 1_ DQ_17

DD R1_D QS_N15

 

 

 

 

D DR 1_ DQ_16

 

 

 

 

 

M_D ATA _B15

N3

8

D DR 1_ DQS_P16

Y 4

Z0237

 

 

M_D ATA _B14

N3

7

D DR 1_ DQ_15

Y 5

Z0238

 

 

M_D ATA _B13

R3

5

D DR 1_ DQ_14

DD R1_D QS_N16

 

 

 

 

D DR 1_ DQ_13

 

F3 5

Z0239

 

 

M_D ATA _B12

R3

4

D DR 1_ DQS_P17

 

 

M_D ATA _B11

N3

9

D DR 1_ DQ_12

E3 5

Z0240

 

 

M_D ATA _B10

P3

9

D DR 1_ DQ_11

DD R1_D QS_N17

 

 

 

 

D DR 1_ DQ_10

 

 

 

 

 

M_D ATA _B9

P3

5

 

 

 

 

 

D DR 1_ DQ_9

 

 

 

 

 

M_D ATA _B8

P3

4

 

 

 

 

 

D DR 1_ DQ_8

 

 

 

 

 

M_D ATA _B7

Y3

9

 

 

 

 

 

M_D ATA _B6

Y4

0

D DR 1_ DQ_7

 

 

 

 

 

M_D ATA _B5

AB36

D DR 1_ DQ_6

 

 

 

 

 

D DR 1_ DQ_5

 

 

 

 

 

M_D ATA _B4

AA35

 

 

 

 

 

D DR 1_ DQ_4

 

 

 

 

 

M_D ATA _B3

Y3

4

 

 

 

 

 

D DR 1_ DQ_3

 

 

 

 

 

M_D ATA _B2

Y3

5

 

 

 

 

 

D DR 1_ DQ_2

 

 

 

 

 

M_D ATA _B1

AA36

 

 

 

 

 

M_D ATA _B0

AA37

D DR 1_ DQ_1

 

 

 

 

 

M_C B_E CC _B7G35

D DR 1_ DQ_0

 

 

 

 

 

D DR 1_ ECC _7

 

 

 

 

 

 

 

 

 

 

 

 

M_C B_E CC _B6E34

 

 

 

 

 

 

 

 

D DR 1_ ECC _6

 

 

 

 

 

M_C B_E CC _B5F37

 

 

 

 

 

D DR 1_ ECC _5

 

 

 

 

 

 

 

 

 

 

 

 

 

M_C B_E CC _B4E37

 

 

 

 

 

D DR 1_ ECC _4

 

 

 

 

 

 

 

 

 

 

 

 

 

M_C B_E CC _B3G36

 

 

 

 

 

D DR 1_ ECC _3

 

 

 

 

 

 

 

 

 

 

 

 

 

M_C B_E CC _B2E33

 

 

 

 

 

D DR 1_ ECC _2

 

 

 

 

 

 

 

 

 

 

 

 

M_C B_E CC _B1F36

 

 

 

 

 

 

 

D DR 1_ ECC _1

 

 

 

 

 

M_C B_E CC _B0D36

 

 

 

 

 

 

 

 

D DR 1_ ECC _0

LGA1366

 

 

 

 

 

 

 

 

2 OF 12

 

 

 

 

M_D ATA_ C6 3

U9

M_D ATA_ C6 2

V8

M_D ATA_ C6 1

T7

M_D ATA_ C6 0

T6

M_D ATA_ C5 9

U 10

M_D ATA_ C5 8

T10

M_D ATA_ C5 7

U6

M_D ATA_ C5 6

U5

M_D ATA_ C5 5

R9

M_D ATA_ C5 4

R 10

M_D ATA_ C5 3

N7

M_D ATA_ C5 2

N8

M_D ATA_ C5 1

P10

M_D ATA_ C5 0

P9

M_D ATA_ C4 9

N6

M_D ATA_ C4 8

P7

M_D ATA_ C4 7

M8

M_D ATA_ C4 6

L8

M_D ATA_ C4 5

M10

M_D ATA_ C4 4

L 11

M_D ATA_ C4 3

N9

M_D ATA_ C4 2

M9

M_D ATA_ C4 1

K10

M_D ATA_ C4 0

L 10

M_D ATA_ C3 9

L 12

M_D ATA_ C3 8

H 12

M_D ATA_ C3 7

G10

M_D ATA_ C3 6

G11

M_D ATA_ C3 5

L 13

M_D ATA_ C3 4

H 13

M_D ATA_ C3 3

J 12

M_D ATA_ C3 2

K12

M_D ATA_ C3 1

E38

M_D ATA_ C3 0

F38

M_D ATA_ C2 9

G39

M_D ATA_ C2 8

H 39

M_D ATA_ C2 7

H 37

M_D ATA_ C2 6

J 37

M_D ATA_ C2 5

F40

M_D ATA_ C2 4

G40

M_D ATA_ C2 3

K38

M_D ATA_ C2 2

L 40

M_D ATA_ C2 1

N 36

M_D ATA_ C2 0

P40

M_D ATA_ C1 9

J 39

M_D ATA_ C1 8

J 40

M_D ATA_ C1 7

M40

M_D ATA_ C1 6

M39

M_D ATA_ C1 5

R 40

M_D ATA_ C1 4

T41

M_D ATA_ C1 3

V39

M_D ATA_ C1 2

W 39

M_D ATA_ C1 1

T36

M_D ATA_ C1 0

R 39

M_D ATA_ C9

U 39

M_D ATA_ C8

U 38

M_D ATA_ C7

V38

M_D ATA_ C6

V37

M_D ATA_ C5

V34

M_D ATA_ C4

U 34

M_D ATA_ C3

U 36

M_D ATA_ C2

V36

M_D ATA_ C1

W 35

M_D ATA_ C0

W 34

M_C B_EC C_ C7F30 M_C B_EC C_ C6F31

M_C B_EC C_ C5J 30 M_C B_EC C_ C4J 31 M_C B_EC C_ C3E30 M_C B_EC C_ C2E29 M_C B_EC C_ C1F33 M_C B_EC C_ C0H 32

J_ CPU 1C

 

 

 

 

 

DD R2_D Q_63

D DR 2_DQS_P0

W3 7

M_D QS_ C_DP0

W3 6

M_D QS_ C_DN 0

DD R2_D Q_62

DD R2_D QS_N0

 

 

 

 

DD R2_D Q_61

D DR 2_DQS_P1

T37

M_D QS_ C_DP1

DD R2_D Q_60

T38

M_D QS_ C_DN 1

DD R2_D Q_59

DD R2_D QS_N1

 

 

 

 

DD R2_D Q_58

D DR 2_DQS_P2

K40

M_D QS_ C_DP2

DD R2_D Q_57

K39

M_D QS_ C_DN 2

DD R2_D Q_56

DD R2_D QS_N2

 

 

 

 

DD R2_D Q_55

D DR 2_DQS_P3

E39

M_D QS_ C_DP3

DD R2_D Q_54

E40

M_D QS_ C_DN 3

DD R2_D Q_53

DD R2_D QS_N3

 

 

 

 

DD R2_D Q_52

D DR 2_DQS_P4

J10

M_D QS_ C_DP4

DD R2_D Q_51

J9

M_D QS_ C_DN 4

DD R2_D Q_50

DD R2_D QS_N4

 

 

 

 

DD R2_D Q_49

D DR 2_DQS_P5

L7

M_D QS_ C_DP5

DD R2_D Q_48

K7

M_D QS_ C_DN 5

DD R2_D Q_47

DD R2_D QS_N5

 

 

 

 

DD R2_D Q_46

D DR 2_DQS_P6

P6 M_D QS_ C_DP6

DD R2_D Q_45

P5

M_D QS_ C_DN 6

DD R2_D Q_44

DD R2_D QS_N6

DD R2_D Q_43

D DR 2_DQS_P7

U8

M_D QS_ C_DP7

DD R2_D Q_42

T8

M_D QS_ C_DN 7

DD R2_D Q_41

DD R2_D QS_N7

 

 

 

 

DD R2_D Q_40

D DR 2_DQS_P8

G2 9

Z0241

DD R2_D Q_39

G3 0

Z0242

 

 

DD R2_D Q_38

DD R2_D QS_N8

 

 

DD R2_D Q_37

D DR 2_DQS_P9

U3 5

Z0243

 

 

DD R2_D Q_36

 

 

T35

Z0244

 

 

DD R2_D Q_35

DD R2_D QS_N9

 

 

 

 

 

 

DD R2_D Q_34

DD R2_D QS_ P10

U4 0

Z0245

 

 

DD R2_D Q_33

 

 

T40

Z0246

 

 

DD R2_D Q_32

D DR 2_DQ S_N 10

 

 

 

 

 

 

DD R2_D Q_31

DD R2_D QS_ P11

M3 8

Z0247

 

 

DD R2_D Q_30

L38

Z0248

 

 

DD R2_D Q_29

D DR 2_DQ S_N 11

 

 

 

 

DD R2_D Q_28

DD R2_D QS_ P12

H3 8

Z0249

 

 

DD R2_D Q_27

G3 8

Z0250

 

 

DD R2_D Q_26

D DR 2_DQ S_N 12

 

 

DD R2_D Q_25

DD R2_D QS_ P13

H1 1

Z0251

 

 

DD R2_D Q_24

J11

Z0252

 

 

DD R2_D Q_23

D DR 2_DQ S_N 13

 

 

 

 

DD R2_D Q_22

DD R2_D QS_ P14

K9

Z0253

 

 

DD R2_D Q_21

K8

Z0254

 

 

DD R2_D Q_20

D DR 2_DQ S_N 14

 

 

 

 

 

 

DD R2_D Q_19

DD R2_D QS_ P15

N4

Z0255

 

 

DD R2_D Q_18

P4

Z0256

 

 

DD R2_D Q_17

D DR 2_DQ S_N 15

 

 

 

 

DD R2_D Q_16

DD R2_D QS_ P16

V6

Z0257

 

 

DD R2_D Q_15

 

 

V7

Z0258

 

 

DD R2_D Q_14

D DR 2_DQ S_N 16

 

 

 

 

 

 

DD R2_D Q_13

DD R2_D QS_ P17

H3 1

Z0259

 

 

DD R2_D Q_12

G3 1

Z0260

 

 

DD R2_D Q_11 D DR 2_DQ S_N 17 DD R2_D Q_10

DD R2_D Q_9

DD R2_D Q_8 DD R2_D Q_7 DD R2_D Q_6 DD R2_D Q_5 DD R2_D Q_4 DD R2_D Q_3

DD R2_D Q_2 DD R2_D Q_1 DD R2_D Q_0

DD R2_EC C_ 7

DD R2_EC C_ 6

DD R2_EC C_ 5

DD R2_EC C_ 4

DD R2_EC C_ 3

DD R2_EC C_ 2

 

DD R2_EC C_ 1

 

DD R2_EC C_ 0

LGA1 36 6

3 OF 12
Sheet 2 of 47

LGA1366 Part A

DDR3

1/2

B.Schematic Diagrams

LGA1366 Part A DDR3 1/2 B - 3

Page 57
Image 57
Clevo D900F B.Schematic Diagrams, LGA1366 Part A DDR3 1/2 B, Sheet 2 of LGA1366 Part A DDR3 1/2, ChannelA, ChannelB