Figure 4-1-3 Timer 5/Time Base Block Diagram

Overview 59

 

 

 

 

 

 

Read/Write

 

 

TM5MD

0

 

 

 

Compare register

 

 

TM5CK0

 

 

 

 

 

TM5CK1

 

 

 

 

TM5OC

 

 

TM5CK2

 

 

 

 

 

 

 

 

TM5CK3

 

 

 

 

Match

1min (32kHz),250ms (8.38MHz)

 

TM5IR0

 

 

 

 

 

 

 

 

 

 

 

 

 

TM5IR1

 

 

f s/4

 

 

 

 

 

TM5IR2

 

 

 

 

 

 

 

TM5CLRS

7

 

MUX

MUX

8-bit counter

 

 

 

 

TM5BC R

 

 

 

 

 

f osc

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Read

TM5IRQ

 

 

 

 

f x

 

 

 

 

 

 

 

 

MUX

MUX

 

 

 

 

 

 

 

 

Synchro-

 

 

 

 

 

 

 

 

nization

 

 

 

f osc

 

 

 

 

 

 

 

 

MUX

1/213

 

250ms (32kHz)

0.977ms (8MHz)

 

 

TBIRQ

 

 

 

 

 

 

 

f x

 

1/210

 

 

 

 

MUX

 

 

 

1/2 9

 

3.9ms, 7.8ms, 15.6ms, 31.2ms (32kHz)

 

 

 

 

 

1/2 8

MUX

 

 

 

 

 

1/2 7

 

 

 

 

 

 

Chapter 4 Timer Functions

Page 73
Image 73
Panasonic MN101C00 user manual Timer 5/Time Base Block Diagram