BenQ PE8700 service manual Vsync

Page 90

D

C

B

A

5

 

 

 

 

 

 

 

4

 

 

 

 

3

 

 

 

2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

120-Pin B2B Connectors

 

 

 

 

 

 

 

 

 

 

 

Graphics_ADC_AD9883

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D_INA[0..23]

D_INA[0..23]

 

 

D_INA[0..23]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D_VSYNC

 

D _VSYNC

 

 

D_VSYNC

 

 

 

 

 

 

 

 

 

 

 

 

 

D_HSY NC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D_HSYNC

 

 

 

D_HSYNC

 

 

 

 

 

 

 

 

Y / R

 

 

 

 

DIN_CLK

 

 

 

 

 

 

 

 

 

 

 

 

Y/R

DIN_CLK

 

 

 

DIN_CLK

 

 

 

 

 

 

 

 

PB/G

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PB/G

 

 

 

 

 

 

 

 

 

 

 

 

 

PR/B

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PR/B

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DVI_PDO

 

DVI_PDO

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

VSYNC

 

 

VSYNC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

H SYNC

 

 

 

HSYNC

 

SDA

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SDA

 

 

 

SDA

 

 

 

 

 

 

 

 

 

+5V_AD

+3VD

 

 

SCL

 

 

 

 

 

 

 

 

 

 

 

 

SCL

 

 

 

SCL

IR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

+3VD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

+5V_AD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DVI_CLK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CLK

 

 

 

 

TRIGGER

 

 

Graphics_Inputs

 

 

 

 

 

 

 

3_Graphics ADC AD9883

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DVI

 

 

 

DVI_PDO

 

 

 

 

Y/R

PB/G

PR/B

VSYNCHSYNC PC_VS

 

 

 

 

PC_VS

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DVI

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PC_VS

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PC_RED

 

 

PC_HS

 

PC_RED

DVICLK

DVIPDO

 

 

 

 

 

 

 

 

 

 

 

 

PC_BLUE

 

 

 

 

 

 

 

 

 

 

PC_HS

 

 

PC_GREEN

PC_HS

 

 

 

 

 

 

 

+5V_AD

 

 

 

 

PC_GREEN

 

 

PC_RED

PC_GREEN

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

+5V_AD

 

 

 

PC_BLUE

 

 

 

 

PC_BLUE

 

 

 

 

 

SPAREI

 

 

 

 

 

 

 

 

 

MUX_SEL_Q

 

 

 

DVI_SCDT

 

 

SPAREO

MUX_SEL_Q

 

 

 

 

MUX_SEL_Q

 

 

 

DVI_SCDT

 

DVI_SCDT

MUX_SEL_Q

 

 

 

 

 

 

 

 

 

+5V_MUX

 

 

 

 

 

 

 

 

+5V_AD

 

D_HSYNC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

+3VD

 

 

 

 

 

 

 

 

+5V_MUX

 

 

 

 

 

YpYcG

 

 

 

D_VSYNC

 

 

 

 

 

 

 

 

 

YpYcG

 

 

 

+5V_AD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D_INA[0..23]

 

 

 

 

 

 

 

 

 

 

PbCbB

 

PbCbB

 

 

+3VD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

COMPO CBCOMPO CRCOMPO GYL PbL PrL

PrCrR

PrCrR

 

 

 

DVI_ACTDATA

DVI_ACTDATA

 

DVI_ACTDATA

 

 

 

MUX_SEL

 

 

 

 

 

 

 

 

 

 

 

Y

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MUX_SEL_P

 

 

 

 

 

 

 

8_DVI INPUT&RECEIVER

 

 

 

 

 

1_Graphics Inputs

O COMP Y O COMP CB O COMP CR L Y G L Pb L Pr

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Video Inputs

 

 

 

 

Video Decoder SAA7118E

 

 

DI_IN[2..9]

 

 

 

 

 

 

 

 

 

 

 

 

 

YpYcG

DI_IN[2..9]

 

 

 

DI_IN[2..9]

 

 

 

 

COMPOY CBCOMPO CRCOMPO YLG LPb LPr

 

 

 

 

 

 

DI_27M_CLK

 

 

 

 

 

Y1

 

 

 

Y1

DI_27M_CLK

 

SDA

 

DI_27M_CLK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PbCbB

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DI_VSYNC

 

 

D I_VSYNC

 

DI_VSYNC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DI_HSYNC

 

 

 

MUX_BUFFER

MUX_BUFFER

 

 

 

 

Y_RCA

PrCrR

DI_HSYNC

 

 

 

DI_HSYNC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CB1

 

Cb_RCA

CB1

SDA

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SCL

 

 

 

 

 

 

 

 

 

 

 

 

 

SCL

 

 

 

 

 

 

+5V_MUX

 

 

 

 

 

 

Cr_RCA

 

 

 

 

 

 

 

 

 

 

 

CR1

 

CR1

 

 

 

 

 

 

 

+5V_AD

 

 

 

 

 

COMPOSITE

 

 

 

 

 

 

 

 

 

 

 

COMPOSITE

 

COMPOSITE

 

 

 

 

 

 

 

 

+5V_MUX

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Y

 

Y

 

Y

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

RESET_DEC

 

 

 

 

 

 

 

 

 

 

 

 

RESET_DEC

 

 

 

RESET_DEC

 

 

 

 

 

 

 

 

 

C

 

 

 

 

 

 

 

 

 

 

 

 

C

 

 

C

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

+5V_AD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

+5V_AD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

2_Video Inputs

 

 

 

 

 

+3VD

 

 

 

 

 

 

CPU_TXD0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

+3VD

 

 

 

 

 

CPU_RXD0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

+5V_AD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

+5V_AD +12VA

 

 

 

 

 

 

 

 

 

5_Video Decoder SAA7118E

 

 

 

 

MUX_SEL

+3VD

+5VS

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MUX_SEL_P

+3VD

 

 

 

 

 

 

 

 

 

 

 

 

 

MUX_BUFFER

 

MUX_BUFFER

 

 

 

 

 

 

 

 

 

 

 

 

 

CPURXD0

+5VS

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CPUTXD0

 

 

 

 

 

 

 

 

 

 

MUX_SEL

 

 

 

 

+12VA

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

+5V_AD

 

 

 

 

 

 

 

 

 

MUX_SEL_P

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

7_120Pin B2B Connector

 

 

5

 

 

 

 

 

 

 

4

 

 

 

 

3

 

 

 

2

1

D

 

Trigger/3D/Thermal/RS232

 

 

 

 

 

 

 

 

 

 

 

 

 

 

+5VS

+12VA

I R

 

+5VS

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

IR

+12VA

 

 

 

 

 

 

 

 

 

TRIGGER

 

 

 

 

 

 

 

 

 

TRIGGER

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CPU_TXD0

CPU_RXD0

C

6_Trigger/3D/Thermal/RS232

B

Benq Corporation

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A

Project Code

Model Name

 

 

OEM/ODM Model Name

 

 

 

 

 

99.J5877.001

 

HT720G

 

NA

 

 

 

Title

CONNECTOR BOARD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Size

PCB P/N

 

PCB Rev.

Document Number

 

R ev.

 

<Size>

48.J5810.S02

 

S02

 

99.J5877.R22-C3-304-004

 

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Date:

Monday, February 17, 2003

 

 

Sheet

1

o f

8

 

 

 

Prepared By

 

Reviewed By

 

Approved By

 

 

ANGEL HU

ALEX HY TSENG

 

BEN CHEN

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

 

 

 

 

 

 

Image 90
Contents DLP Projector Contents Safety Precautions Servicing PrecautionsEngineering Specification MinimumPage Hdtv IEC Vcci Content Appendix a Optical MeasurementGeneral requirements Practical consideration A1. BrightnessA2. Brightness Uniformity A5. Peak Contrast A9. Zoom Ratio Appendix B Design Verification Test Procedure PurposeTest Summary Definition Test OrderAppendix C Drawings and Attachments Page Appendix D HD2 Front Projection Image Quality Specification White test screen Gray 6 test screenGray 10 test screen Black test screenRed Ramp test screen Test Conditions as tested in OEM projector· Refer to for acceptance criteria, in specified order Image Quality Specification Support Timings by DVI-I Input Analog or Digital PC signals Appendix E Supporting TimingsPage Spare Parts List Projector PE8700 99.J5877.B21Black Diagram BNCPackaging Description Appearance Description Page OSD Default value used for color delay alignment Alignment ProcedureProcedure EquipmentSelect Save Setting at Factory OSDFactory OSD Default value used for DVI-Analog color alignment Procedure Black Level Adjustment DLP brightness White Level Adjustment AD contrast---R,G,B gainOffset adjustment at low brightness AD R, G, B offset User setupwhite C15400k C26500k C37500k OSD Default value used for Ypbpr color alignmentYPbPr Component Equipment Procedure Pbpr Offset adjustment AD PB, PR Offset Gray Level AD Ypbpr Contrast, BrightnessSaturation Level Scalar Case x1x0 & y1 y0 User setupwhite C15700k C26500k C39300k Factory SDGray Level for Ycbcr Component Procedure Saturation LevelGray Level for Composite Video & S-Video Equipment OSD Default value Value USERPictureProcedure Gray Level Additional Patterns used for color final checkTrouble Shooting Guide System trouble shootingMain board trouble shooting YESSIL504 trouble shooting U4, U2 CPU U10 trouble shooting guide DMD board trouble shooting guide YESConnector board trouble shooting guide OK?Power board trouble shooting guide 鐐 衒 蘠 耟  鞤 矏 矏 耟 礼袨 蘠 醥 袓 藜 耟  韗 齇 耟  斉 鞥 觖 罿 蘠 韘 篧 蚴 礼  誜 袨 鷘 矏 篧 袨 ゾ 篧 礼 榢 譗 む 鞥 觖蛂 豽 袕 む 醥 藜 罿袨 矏 篧 ソ 譂 Factory OSD Operation FactoryHD Adj STD AdjColor Balance Filter Bypass DLP Pattern1Pattern2 Pattern3Test Mode Firmware Upgrade Procedure Page 12. RS232 Codes Page X00 Must be Reversed , no function X57 Picture by picture display Page Following is the list of Y-group Page ACK = Y1Y Page Page Page Openable Dvdoreset DeintdoneMcureset Mcureset TriggerBenq Corporation DIIN7 DIIN8DIIN9 DIIN6 DIIN4CLK54 22DETECT ResetdvdoInterlacedetect 32DETECTBenq Corporation MEMDQ14 WIRETP30 RM1OP EnableRM1CLKIN WIRETP31 CP UD0 CP UD1Resetvcc CPUA8 Resetn SDA SCLResetvcc Powerontest CP UD0 CPUS2 Resetn CPUA3 CpurdnWIRETP51 INLTCH26 WIRETP53WIRETP52 INLTCH25 WIRETP46 INLTCH27This PIN only for Test MEMDQ30 MEMDQ1 MEMDQ31 MEMDQ0MEMDQ15 MEMDQ48 MEMDQ14 MEMDQ49Cwindex Circuit FLADDR12 FLADDR16U2C CTM1M CTMN1MScrew Holes P2P5VINDDAN10 DDAN11 DDAN12 DDAN13 DDAN14 DDAN15 ScrlrDAD1000 SSI Color Wheel Drive Circuit Benq Corporation 500 OHM Vsync CAP 1CAPP+Capp HSB BnchsVoltage level of CB/CR is Sogout Vsout ADR0Datack Hsout AdrinCR1IN CB 1IN Sogy Sogyin Sogrca Racin ResetScin Inta1TURN on Larry Lin1 RESETR111 Hsdjtr R101 ResetzdviResetzdvi RES Oclk INV Dviscl DVISCL3V Dvisda DVISDA3V
Related manuals
Manual 27 pages 32.29 Kb