Cypress Logic Block Diagram CY7C1303BV25, Logic Block Diagram CY7C1306BV25, Selection Guide

Page 2

 

 

 

 

 

 

 

CY7C1303BV25

 

 

 

 

 

 

 

CY7C1306BV25

Logic Block Diagram (CY7C1303BV25)

 

 

 

 

 

 

D[17:0]

18

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Write

Write

 

 

 

 

 

Address

 

Data Reg

Data Reg

 

 

 

 

A(18:0)

 

 

 

 

 

 

 

Register

Decode

 

 

Decode

Address

 

A(18:0)

19

 

512Kx18

512Kx18

19

 

Register

 

 

 

 

 

 

 

 

 

Add.

Memory

Memory

Add.

 

 

 

K

CLK

Array

Array

 

 

 

K

Write

 

 

Read

Control

RPS

 

Gen.

 

 

 

 

 

 

 

Logic

C

 

 

 

 

Read Data Reg.

 

 

 

 

 

 

 

 

 

 

 

 

 

C

 

 

 

 

 

 

 

 

 

Vref

 

 

 

 

36

18

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

18

 

 

 

 

 

 

 

 

 

Control

 

 

 

 

 

Reg.

 

 

 

Reg.

18

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

WPS

 

 

 

 

18

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

BWS0

 

 

Logic

 

 

 

Reg.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Q[17:0]

BWS

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

18

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Logic Block Diagram (CY7C1306BV25)

D[35:0]

36

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Write

Write

 

 

 

 

 

Address

 

Data Reg

Data Reg

 

 

 

 

A(17:0)

 

 

 

 

 

 

 

Register

Decode

 

 

Decode

Address

 

A(17:0)

18

 

256Kx36

256Kx36

18

 

Register

 

 

 

 

 

 

 

 

 

Add.

Memory

Memory

Add.

 

 

 

K

CLK

Array

Array

 

 

 

K

Write

 

 

Read

Control

RPS

 

Gen.

 

 

 

 

 

 

 

Logic

C

 

 

 

 

Read Data Reg.

 

 

 

 

 

 

 

 

 

 

 

 

 

C

 

 

 

 

 

 

 

 

 

 

Vref

 

 

 

 

 

72

36

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

36

 

 

 

 

 

 

 

 

 

 

 

Control

 

 

 

 

 

Reg.

 

 

 

 

Reg.

36

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

WPS

 

 

 

 

 

 

36

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

BWS0

 

 

 

Logic

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reg.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Q[35:0]

 

BWS

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

36

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

BWS

2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

BWS

3

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Selection Guide

 

 

CY7C1303BV25-167

Unit

 

 

CY7C1306BV25-167

 

Maximum Operating Frequency

167

MHz

 

 

 

 

 

Maximum Operating Current

500

mA

 

 

 

 

Document #: 38-05627 Rev. *A

 

Page 2 of 19

[+] Feedback

Image 2
Contents Functional Description FeaturesConfigurations CY7C1303BV25 1M x CY7C1306BV25 512K xSelection Guide Logic Block Diagram CY7C1303BV25Logic Block Diagram CY7C1306BV25 CY7C1303BV25-167 UnitPin Configuration Ball Fbga 13 x 15 x 1.4 mm Pinout CY7C1306BV25 512K xPin Definitions Introduction Depth Expansion Application Example1Concurrent Transactions Programmable ImpedanceComments Write Descriptions CY7C1303BV25 2Write Descriptions CY7C1306BV25 2 Ieee 1149.1 Serial Boundary Scan Jtag Sample Z TAP Controller State Diagram9 EXIT2-IR UPDATE-DR UPDATE-IRTAP Controller Block Diagram TAP AC Switching Characteristics Over the Operating Range11Parameter Description Min Max Unit Output Times TAP Timing and Test Conditions12Identification Register Definitions Register Name Bit Size Scan Register SizesInstruction Codes Instruction Code DescriptionBoundary Scan Order Bit # Bump IDThermal Resistance Maximum RatingsOperating Range AC Test Loads and Waveforms Switching Characteristics Over the Operating RangeCapacitance Parameter Description Test ConditionsSwitching Waveforms25, 26 Write Read NOPCY7C1306BV25-167BZC CY7C1303BV25-167BZXC Package DiagramOrdering Information CY7C1306BV25-167BZI CY7C1303BV25-167BZXISYT Issue Date Orig. Description of ChangeDocument History NXR