Intel 249323-003 Inter-Frame Status, LEDs, Fpga, for SS-SMII Fiber-to, Development Kit Manual

Models: 249323-003 Demo Board with FPGA for SS-SMII (Fiber)-to-MII Conversion

1 40
Download 40 pages 30.63 Kb
Page 32
Image 32
PORT 0

Document #: 249323

Revision #: 003

Rev. Date: January 24, 2002

32

Development Kit Manual

 

 

￿

 

 

￿

 

 

￿

 

 

￿

 

 

￿

 

 

 

 

 

 

 

￿;￿￿￿￿,￿

 

 

 

 

 

 

 

 

￿;￿￿￿￿,￿

 

 

 

 

 

 

 

 

 

￿￿/￿￿￿.

 

 

 

 

 

 

 

 

￿￿/￿￿￿.

 

 

 

 

 

 

 

 

 

 

￿%/<￿￿

 

 

 

 

 

 

 

 

￿%/<￿￿

 

 

 

 

 

￿

 

 

 

 

/￿￿￿/

 

 

 

 

 

 

 

 

/￿￿￿/

 

 

 

 

￿

 

 

 

 

 

 

 

 

7￿￿-

 

7￿￿-

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

,￿2

￿￿/ ￿￿￿￿￿￿.￿￿￿￿￿￿￿￿￿

￿￿

￿￿￿+￿

 

 

￿￿￿+￿

￿￿

￿￿/ ￿￿￿￿￿￿.￿￿￿￿￿￿￿￿￿

,￿￿

 

 

 

 

 

 

 

 

 

 

,￿3

7￿￿￿￿￿%.￿￿/￿￿*￿/.￿

￿￿3

 

 

￿￿3

7￿￿￿￿￿%.￿￿/￿￿*￿/.￿

,￿￿

 

 

 

 

 

 

 

 

 

￿￿￿￿

7￿+%.￿+*￿/+￿

7￿+%.￿+*￿/+￿

￿￿4￿

 

 

 

 

 

 

 

 

,￿￿

6￿￿￿￿￿

￿￿

￿￿

6￿￿￿￿￿

,￿4

 

 

 

 

 

 

 

 

 

6￿￿￿￿￿+￿

 

 

6￿￿￿￿￿+￿

 

 

 

 

 

￿￿1￿

￿￿￿

 

/.%8

 

￿￿￿￿

 

￿￿2

 

 

￿￿2

 

￿￿4￿

 

/.%8

 

￿4￿￿

￿￿￿

 

￿￿￿4

 

 

/.%8+￿

PORT 0

PORT 4

/.%8+￿

 

 

￿￿4￿

 

 

￿￿1￿

￿￿￿

￿7￿/￿,

 

 

4￿

4￿

 

 

￿7￿/￿,

￿4￿￿

￿￿￿

 

 

 

 

 

￿7￿/￿,+￿

￿7￿/￿,+￿

 

 

 

 

￿￿14

￿￿￿

 

￿￿￿￿

 

 

 

￿￿

 

 

￿￿

 

 

 

￿￿￿￿

 

￿4￿￿

￿￿￿

 

 

 

 

￿￿￿￿+￿

 

 

￿￿￿￿+￿

 

 

 

 

 

 

 

 

/￿￿

,￿1

￿,+￿￿

￿￿

 

 

￿￿

￿,+￿￿

,￿2

/￿￿

 

 

 

 

 

 

 

 

￿,+￿￿+￿

 

 

￿,+￿￿+￿

 

 

 

 

 

 

 

 

 

/￿￿

 

 

 

 

 

 

/￿￿

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

/￿￿

 

 

 

 

 

 

 

 

 

 

/￿￿

 

 

 

 

 

 

 

 

 

,￿￿

￿￿/ ￿￿￿￿￿￿.￿￿￿￿￿￿￿￿￿

￿4￿

￿￿￿+￿

 

 

￿￿￿+￿

￿4￿

￿￿/ ￿￿￿￿￿￿.￿￿￿￿￿￿￿￿￿

,1

 

 

 

 

 

 

 

 

 

 

,￿￿

7￿￿￿￿￿%.￿￿/￿￿*￿/.￿

￿4￿

 

 

￿4￿

7￿￿￿￿￿%.￿￿/￿￿*￿/.￿

,￿￿

 

 

 

 

 

 

 

 

 

￿￿￿3

7￿+%.￿+*￿/+￿

7￿+%.￿+*￿/+￿

￿￿￿￿

 

 

 

 

 

 

 

 

,￿￿

6￿￿￿￿￿

￿￿4

￿￿4

6￿￿￿￿￿

,￿￿

 

 

 

 

 

 

 

 

 

6￿￿￿￿￿+￿

 

 

6￿￿￿￿￿+￿

 

 

 

 

 

￿4￿3

￿￿￿

 

/.%8

 

￿￿￿1

 

￿￿￿

 

 

￿￿￿

 

￿￿￿2

 

/.%8

 

￿4￿￿

￿￿￿

 

￿￿￿￿

 

 

/.%8+￿

PORT 1

PORT 5

/.%8+￿

 

 

￿￿￿￿

 

 

￿4￿1

￿￿￿

￿7￿/￿,

 

 

￿￿1

￿￿1

 

 

￿7￿/￿,

￿4￿2

￿￿￿

 

 

 

 

 

￿7￿/￿,+￿

￿7￿/￿,+￿

 

 

 

 

￿4￿￿

￿￿￿

 

￿￿￿￿

 

 

 

￿￿3

 

 

￿￿3

 

 

 

￿￿￿￿

 

￿4￿￿

￿￿￿

 

 

 

 

￿￿￿￿+￿

 

 

￿￿￿￿+￿

 

 

 

 

 

 

 

 

/￿￿

,￿￿

￿,+￿￿

￿￿

 

 

￿￿

￿,+￿￿

,￿￿

/￿￿

 

 

 

 

 

 

 

 

￿,+￿￿+￿

 

 

￿,+￿￿+￿

 

 

 

 

 

 

 

 

 

/￿￿

 

 

 

 

 

 

/￿￿

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

/￿￿

 

 

 

 

 

 

 

 

 

 

/￿￿

 

 

 

 

 

 

 

 

 

,￿￿

￿￿/ ￿￿￿￿￿￿.￿￿￿￿￿￿￿￿￿

￿￿￿

￿￿￿+￿

 

 

￿￿￿+￿

￿￿￿

￿￿/ ￿￿￿￿￿￿.￿￿￿￿￿￿￿￿￿

,4

 

 

 

 

 

 

 

 

 

 

,￿4

7￿￿￿￿￿%.￿￿/￿￿*￿/.￿

￿￿￿

 

 

￿￿￿

7￿￿￿￿￿%.￿￿/￿￿*￿/.￿

,2

 

 

 

 

 

￿

 

 

 

￿￿￿￿

7￿+%.￿+*￿/+￿

7￿+%.￿+*￿/+￿

￿￿￿￿

 

 

 

￿

 

 

 

,￿2

6￿￿￿￿￿

￿4￿

￿4￿

6￿￿￿￿￿

,3

 

 

 

 

 

 

 

 

 

 

 

￿4￿￿

￿￿￿

 

/.%8

 

￿￿￿4

 

￿4￿

6￿￿￿￿￿+￿

 

 

6￿￿￿￿￿+￿

￿4￿

 

￿￿￿￿

 

/.%8

 

￿4￿￿

￿￿￿

 

￿￿￿3

 

 

/.%8+￿

PORT 2

PORT 6

/.%8+￿

 

 

￿￿￿￿

 

 

￿4￿4

￿￿￿

￿7￿/￿,

 

 

￿44

￿44

 

 

￿7￿/￿,

￿4￿￿

￿￿￿

 

 

 

 

 

￿7￿/￿,+￿

￿7￿/￿,+￿

 

 

 

 

￿4￿3

￿￿￿

 

￿￿￿￿

 

 

 

￿￿4

 

 

￿￿4

 

 

 

￿￿￿￿

 

￿4￿￿

￿￿￿

 

 

 

 

￿￿￿￿+￿

 

 

￿￿￿￿+￿

 

 

 

 

 

 

 

 

/￿￿

,￿3

￿,+￿￿

￿￿3

 

 

￿￿3

￿,+￿￿

,￿

/￿￿

 

 

 

 

 

 

 

 

￿,+￿￿+￿

 

 

￿,+￿￿+￿

 

 

 

 

 

 

 

 

 

/￿￿

 

 

 

 

 

 

/￿￿

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

/￿￿

 

 

 

 

 

 

 

 

 

 

/￿￿

 

 

 

 

 

 

 

 

 

,￿￿

￿￿/ ￿￿￿￿￿￿.￿￿￿￿￿￿￿￿￿

￿￿2

￿￿￿+￿

 

 

￿￿￿+￿

￿￿2

￿￿/ ￿￿￿￿￿￿.￿￿￿￿￿￿￿￿￿

,￿

 

 

 

 

 

 

 

 

 

 

,￿1

7￿￿￿￿￿%.￿￿/￿￿*￿/.￿

￿￿￿

 

 

￿￿￿

7￿￿￿￿￿%.￿￿/￿￿*￿/.￿

,￿

 

 

 

 

 

 

 

 

 

￿￿￿1

7￿+%.￿+*￿/+￿

7￿+%.￿+*￿/+￿

￿￿￿￿

 

 

 

 

 

 

 

 

,￿￿

6￿￿￿￿￿

￿￿￿

￿￿￿

6￿￿￿￿￿

,￿

 

 

 

 

 

 

 

 

 

6￿￿￿￿￿+￿

 

 

6￿￿￿￿￿+￿

 

 

 

 

 

￿4￿1

￿￿￿

 

/.%8

 

￿￿4￿

 

￿￿￿

 

 

￿￿￿

 

￿￿￿￿

 

/.%8

 

￿￿1￿

￿￿￿

 

￿￿4￿

 

 

/.%8+￿

PORT 3

PORT 7

/.%8+￿

 

 

￿￿￿2

 

 

￿4￿￿

￿￿￿

￿7￿/￿,

 

 

￿￿￿

￿￿￿

 

 

￿7￿/￿,

￿￿1￿

￿￿￿

 

 

 

 

 

￿7￿/￿,+￿

￿7￿/￿,+￿

 

 

 

 

￿4￿￿

￿￿￿

 

￿￿￿￿

 

 

 

￿￿￿

 

 

￿￿￿

 

 

 

￿￿￿￿

 

￿￿12

￿￿￿

 

 

 

 

￿￿￿￿+￿

 

 

￿￿￿￿+￿

 

 

 

 

 

 

 

 

/￿￿

,￿3

￿,+￿￿

￿￿4

 

 

￿￿4

￿,+￿￿

,￿

/￿￿

 

 

 

 

 

 

 

 

￿,+￿￿+￿

 

 

￿,+￿￿+￿

 

 

 

 

 

 

 

 

 

/￿￿

 

 

 

 

 

 

/￿￿

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

-%￿

 

 

 

/￿￿

 

 

 

 

 

 

 

 

 

 

/￿￿

 

 

 

-%￿

 

 

 

 

 

 

 

￿￿￿￿8￿￿￿>￿￿￿￿0￿+

+ :..

￿￿￿￿8￿￿￿>￿￿￿￿0￿+ +

:..

 

 

 

 

 

 

 

￿

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

￿

￿

￿

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

￿￿￿￿￿

 

 

 

 

 

 

 

 

 

 

 

￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿

 

 

 

 

 

 

 

 

 

 

 

 

 

 

￿!￿

￿"#￿$￿￿￿￿%￿$￿￿￿

 

￿￿&

 

 

 

 

 

 

￿

.%￿￿￿0￿￿￿:￿￿ ￿￿￿7 ￿/￿￿=

 

￿￿

 

 

 

 

 

 

 

 

 

 

 

 

 

 

￿￿￿￿'

￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿￿

(￿￿￿ ￿4 ") ￿￿

 

 

￿

￿

￿

￿

 

 

￿

Figure 17. Inter-Frame Status

LXD9785 PQFP Demo Board with

LEDs

FPGA

 

for SS-SMII (Fiber)-to

 

-MII

 

Conversion

Page 32
Image 32
Intel 249323-003 manual Inter-Frame Status, LEDs, Fpga, for SS-SMII Fiber-to, Development Kit Manual, Conversion, Port