Cypress CY7C604XX manual Top View, P15 Digital I/O, I2C SDA, SPI Miso No connection

Page 9

CY7C604XX

48-Pin Part Pinout

Figure 3. CY7C60455/CY7C60456 48-Pin enCoRe V LV Device

NC

P2[7]

P2[5]

P2[3]

P2[1]

P4[3]

P4[1]

P3[7]

P3[5]

P3[3]

P3[1]

P1[7]

P0[1]

Vss

P0[3]

P0[5]

P0[7]

NC

NC

Vdd

P0[6]

P0[4]

P0[2]

P0[0]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

48

 

47

 

46

 

45

 

44

 

43

 

42

 

41

 

40

 

39

 

38

 

37

 

36

 

P2[6]

 

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

35

 

P2[4]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

3

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

34

 

P2[2]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

4

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

33

 

P2[0]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

5

 

 

 

 

 

 

 

 

 

 

 

QFN

 

 

 

 

 

 

 

 

32

 

P4[2]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

6

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

31

 

P4[0]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

7

 

 

 

 

 

 

 

 

(Top View)

 

 

 

 

 

 

 

 

30

 

P3[6]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

8

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

29

 

P3[4]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

9

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

28

 

P3[2]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

10

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

27

 

P3[0]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

11

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

26

 

XRES

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

P1[6]

1213

14

15

16

17

18

19

20

21

22

23

24

25

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

P1[5]

NC

NC

P1[3]

P1[1]

Vss

NC

NC

Vdd

P1[0]

P1[2]

P1[4]

 

 

 

Table 3. 48-Pin Part Pinout (QFN)

Pin No.

Type

Name

Description

 

1

NC

NC

No connection

 

 

 

 

 

 

2

I/O

P2[7]

Digital I/O

 

 

 

 

 

 

3

I/O

P2[5]

Digital I/O, Crystal Out (Xout)

 

 

 

 

 

 

4

I/O

P2[3]

Digital I/O, Crystal In (Xin)

 

 

 

 

 

 

5

I/O

P2[1]

Digital I/O

 

 

 

 

 

 

6

I/O

P4[3]

Digital I/O

 

 

 

 

 

 

7

I/O

P4[1]

Digital I/O

 

 

 

 

 

 

8

I/O

P3[7]

Digital I/O

 

 

 

 

 

 

9

I/O

P3[5]

Digital I/O

 

 

 

 

 

 

10

I/O

P3[3]

Digital I/O

 

 

 

 

 

 

11

I/O

P3[1]

Digital I/O

 

 

 

 

 

 

12

IOHR

P1[7]

Digital I/O, I2C SCL, SPI SS

 

 

 

 

 

 

13

IOHR

P1[5]

Digital I/O, I2C SDA, SPI MISO

 

 

 

 

 

 

14

NC

NC

No connection

 

 

 

 

 

 

15

NC

NC

No connection

 

 

 

 

 

 

16

IOHR

P1[3]

Digital I/O, SPI CLK

 

 

 

 

 

 

17

IOHR

P1[1](3, 4)

Digital I/O, ISSP CLK, I2C SCL, SPI MOSI

 

Document Number: 001-12395 Rev *H

 

Page 9 of 30

[+] Feedback

Image 9
Contents EnCoRe V LV Block Diagram FeaturesEnCoRe Low VoltageFunctional Overview Getting Started EnCoRe V LV CoreAdditional System Resources PSoC Designer Software Subsystems Development ToolsDesigning with PSoC Designer Configure ComponentsSelect Components Organize and ConnectAcronyms Used Document ConventionsUnits of Measure Numeric NamingPin Part Pinout Pin ConfigurationPin Part Pinout QFN Pin No Type Name Description Vss Ground connectionP16 Digital I/O P00 Digital I/O P30 Digital I/O P32 P20 P22 P24 P26P02 Digital I/O P06 Digital I/OP15 Digital I/O, I2C SDA, SPI Miso No connection Top ViewVdd Supply voltage No connection Vss Supply ground No connectionVss Supply ground P01 Digital I/ORegister Conventions Register ReferenceRegister Mapping Tables Register Conventions DescriptionRegister Map Bank 0 Table User Space Name Addr 0,Hex AccessName Addr 1,Hex Access Register Map Bank 1 Table Configuration SpaceUnits of Measure Symbol Unit of Measure Electrical SpecificationsADC Electrical Specifications DC Chip Level Specifications DC Electrical CharacteristicsMaximum Ratings Operating ConditionsDC General Purpose I/O Specifications High Output Voltage Vdd Port 2 or 3 Pins Current in all I/OsSink current on odd port pins for Example, P03 and P15 Input Low Voltage VddInput High Voltage Vdd Input Hysteresis Voltage DC Programming Specifications DC POR and LVD SpecificationsAC Electrical Characteristics AC Chip Level SpecificationsAC General Purpose IO Specifications AC Programming Specifications AC External Clock SpecificationsAC SPI Specifications AC SPI Specifications Symbol Description Min Typ Max UnitsWidth of SS Negated Between Transmissions AC I2C Specifications Packaging Dimensions Package DiagramPin 5 x 5 x 0.55 mm QFN 125 Package HandlingSolder Reflow Peak Temperature Thermal ImpedancesOrdering Information Document History Worldwide Sales and Design Support Products PSoC Solutions Sales, Solutions, and Legal Information