Cypress manual Logic Block Diagram CY7C1470BV25 2M x, Logic Block Diagram CY7C1472BV25 4M x

Page 2

CY7C1470BV25

CY7C1472BV25, CY7C1474BV25

Logic Block Diagram – CY7C1470BV25 (2M x 36)

 

A0, A1, A

ADDRESS

 

 

 

 

 

 

 

 

 

 

 

 

REGISTER 0

A1

D1

 

Q1

A1'

 

 

 

 

 

 

MODE

 

A0

D0

BURST

Q0

A0'

 

 

 

 

 

 

 

ADV/LD

 

LOGIC

 

 

 

 

 

 

 

CLK

C

 

 

 

 

 

 

 

 

 

 

 

C

 

 

 

 

 

 

 

 

 

CEN

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

WRITE ADDRESS

WRITE ADDRESS

 

 

 

 

 

 

 

 

 

 

 

REGISTER 1

REGISTER 2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

S

O

 

O

 

 

 

 

 

 

 

 

 

U

D

 

 

 

 

 

 

 

 

 

E

T

U

 

 

 

 

 

 

 

 

 

P

A

T

 

 

 

 

 

 

 

 

 

N

 

 

 

 

 

 

 

 

 

U

T

P

 

ADV/LD

 

 

 

 

 

 

 

S

T

A

U

 

 

 

 

 

 

 

 

R

T

 

 

 

WRITE REGISTRY

 

 

 

 

MEMORY

E

S

B

 

BW a

 

AND DATA COHERENCY

 

 

 

WRITE

 

E

 

 

 

 

 

ARRAY

 

 

BW b

 

CONTROL LOGIC

 

 

 

DRIVERS

A

G

T

U

 

 

 

 

 

 

 

I

F

 

BW c

 

 

 

 

 

 

 

M

S

E

 

 

 

 

 

 

 

 

F

 

BW d

 

 

 

 

 

 

 

P

E

E

E

 

 

 

 

 

 

 

 

 

T

R

R

 

WE

 

 

 

 

 

 

 

S

R

 

 

 

 

 

 

 

 

 

 

S

I

S

 

 

 

 

 

 

 

 

 

 

E

N

E

 

 

 

 

 

 

 

 

 

 

 

G

 

 

 

 

 

 

 

 

 

INPUT

E

 

INPUT

E

 

 

 

 

 

 

 

 

REGISTER 1

 

REGISTER 0

 

OE

READ LOGIC

 

 

 

 

 

 

 

 

 

 

CE1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CE2

 

 

 

 

 

 

 

 

 

 

 

 

CE3

 

 

 

 

 

 

 

 

 

 

 

 

ZZ

SLEEP

 

 

 

 

 

 

 

 

 

 

CONTROL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DQ s DQ Pa DQ Pb DQ Pc DQ Pd

Logic Block Diagram – CY7C1472BV25 (4M x 18)

 

A0, A1, A

ADDRESS

 

 

 

 

 

 

 

 

 

 

 

 

REGISTER 0

A1

D1

 

Q1

A1'

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MODE

 

 

A0

D0

BURST

Q0

A0'

 

 

 

 

 

 

 

 

ADV/LD

 

LOGIC

 

 

 

 

 

 

 

CLK

C

 

 

 

 

 

 

 

 

 

 

 

 

 

C

 

 

 

 

 

 

 

 

 

CEN

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

WRITE ADDRESS

 

WRITE ADDRESS

 

 

 

 

 

 

 

 

 

 

 

REGISTER 1

 

REGISTER 2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

O

 

O

 

 

 

 

 

 

 

 

 

 

 

U

 

U

 

 

 

 

 

 

 

 

 

 

S

T

D

T

 

 

 

 

 

 

 

 

 

 

P

P

 

ADV/LD

 

 

 

 

 

 

 

 

E

U

A

U

 

 

 

 

WRITE REGISTRY

 

 

 

 

 

N

T

T

T

 

 

 

 

 

 

 

 

MEMORY

S

R

A

B

 

BW a

 

 

AND DATA COHERENCY

 

 

 

WRITE

E

 

 

 

 

 

 

 

ARRAY

 

E

S

U

 

 

 

 

CONTROL LOGIC

 

 

 

DRIVERS

A

G

 

 

 

 

 

 

 

 

T

F

 

BW b

 

 

 

 

 

 

 

 

M

I

E

F

 

 

 

 

 

 

 

 

 

 

P

S

E

E

 

 

 

 

 

 

 

 

 

 

S

T

R

R

 

 

 

 

 

 

 

 

 

 

 

E

I

S

 

WE

 

 

 

 

 

 

 

 

 

R

N

 

 

 

 

 

 

 

 

 

 

 

S

 

 

 

 

 

 

 

 

 

 

 

 

 

G

 

 

 

 

 

 

 

 

 

 

 

 

E

 

E

 

 

 

 

 

 

 

 

 

INPUT

E

 

INPUT

E

 

 

 

 

 

 

 

 

 

REGISTER 1

 

REGISTER 0

 

OE

 

READ LOGIC

 

 

 

 

 

 

 

 

 

 

CE1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CE2

 

 

 

 

 

 

 

 

 

 

 

 

 

CE3

 

 

 

 

 

 

 

 

 

 

 

 

 

ZZ

 

Sleep

 

 

 

 

 

 

 

 

 

 

 

 

Control

 

 

 

 

 

 

 

 

 

DQ s DQ Pa DQ Pb

Document #: 001-15032 Rev. *D

Page 2 of 29

[+] Feedback

Image 2
Contents Selection Guide FeaturesFunctional Description Description 250 MHz 200 MHz 167 MHz UnitLogic Block Diagram CY7C1470BV25 2M x Logic Block Diagram CY7C1472BV25 4M xLogic Block Diagram CY7C1474BV25 1M x ADV/LDPin Configurations Pin Tqfp PinoutTDI TDO CENNC/1G CE2 CLK ModeBall Fbga 14 x 22 x 1.76 mm Pinout CY7C1474BV25 1M × Dqpx Pin Definitions Pin Name IO Type Pin DescriptionADV/LD TDIFunctional Overview Parameter Description Test Conditions Min Max Unit ZZ Mode Electrical CharacteristicsBurst Write Accesses Used Truth TableAddress Operation Function CY7C1472BV25 Partial Write Cycle DescriptionFunction CY7C1470BV25 Function CY7C1474BV25TAP Controller State Diagram Ieee 1149.1 Serial Boundary Scan JtagTAP Instruction Set TAP Timing Hold Times TAP AC Switching CharacteristicsParameter Description Min Max Unit Clock GND ≤ VI ≤ Vddq TAP DC Electrical Characteristics And Operating Conditions5V TAP AC Test Conditions Scan Register Sizes Register Name Bit SizeIdentification Codes Instruction Description Boundary Scan Exit Order 2M x Bit # Ball IDBit # Ball ID Boundary Scan Exit Order 4M xBoundary Scan Exit Order 1M x 10 R1 11 R2 12 R3 13 P2Operating Range Electrical CharacteristicsMaximum Ratings Range AmbientAC Test Loads and Waveforms CapacitanceThermal Resistance Parameter Description Test Conditions Tqfp Fbga UnitParameter Description 250 200 167 Unit Min Max Switching CharacteristicsSetup Times Output TimesData Switching WaveformsADV/LD Address A3 A4NOP, Stall and Deselect Cycles Ordering Information 250 Package Diagrams Pin Thin Plastic Quad Flatpack 14 x 20 x 1.4 mmBall Fbga 15 x 17 x 1.4 mm Ball Fbga 14 x 22 x 1.76 mm ECN No Issue Date Orig. of Change Description of Change Document History