TMS380C26
NETWORK COMMPROCESSOR
SPWS010A±APRIL 1992±REVISED MARCH 1993
PARAMETER MEASUREMENT INFORMATION
68xxx DIO read timing
NO. |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| PARAMETER | MIN MAX | UNIT | ||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| |||
255 | Delay from |
|
|
|
|
|
|
|
|
|
|
|
|
|
| low to either |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| or |
|
|
|
| high | 15 |
| ns | ||||||||||||||||||||||||||||
SDTACK |
| SCS, |
|
|
|
| SUDS, | SLDS |
| ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
259² | Hold of SAD |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| or |
|
|
|
|
|
|
|
| low (see Note 21) | 0 |
| ns | |||||||||||||||||||||||||||||||||||||||||||||||||
SUDS |
|
| SLDS |
|
|
| |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
260 | Setup of SADH0±SADH7, SADL0±SADL7, SPH, and SPL valid before |
|
| low | 0 |
| ns | ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
SDTACK |
| ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| |||||||||||||||||
| Delay from |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| or |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| high to SADH0±SADH7, SADL0±SADL7, SPH, and SPL |
|
|
| |||||||||||||||||||||||||||||||||
261² | SCS, |
|
|
|
| SUDS, |
|
|
| SLDS |
|
|
| 35 | ns | ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
|
|
| ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| |||||||||||||||||||||||
261a | Hold of output data valid after |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| or |
|
|
|
|
|
|
|
|
|
|
|
| no longer low (see Note 21) | 0 |
| ns | ||||||||||||||||||||||||||||||||||||||||||||||
SUDS | SLDS |
| |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| |||||||||||||||||||||||||||
267 | Setup of register address before |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| or |
|
|
|
|
|
|
|
| no longer high (see Note 21) | 15 |
| ns | ||||||||||||||||||||||||||||||||||||||||||||||||||
SUDS | SLDS |
| |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| |||||||||||||||||||||||||||||||
268 | Hold of register address valid after |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| or |
|
|
|
|
|
|
| no longer low (see Note 22) | 0 |
| ns | |||||||||||||||||||||||||||||||||||||||||||||||||||
SUDS |
| SLDS |
|
| |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| |||||||||||||||||||||||||||||||||||
272 | Setup of SRNW before |
|
|
|
|
|
|
|
|
|
| or |
|
|
|
|
|
|
|
|
|
|
|
|
| no longer high (see Note 21) | 15 |
| ns | ||||||||||||||||||||||||||||||||||||||||||||||||||
SUDS |
| SLDS |
| ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| |||||||||||||||||||||||||||||||||||||
273 | Hold of SRNW after |
|
|
|
|
|
|
|
|
|
|
| or |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| high | 0 |
| ns | |||||||||||||||||||||||||||||||||||||||||||||||
SUDS |
| SLDS |
| ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| |||||||||||||||||||||||||||||||||||||||||
273a | Hold of |
|
|
|
|
| high after |
|
|
|
|
|
|
|
|
|
|
| or |
|
|
|
|
|
|
|
|
|
|
|
|
|
| high | 55 |
| ns | ||||||||||||||||||||||||||||||||||||||||||
SIACK | SUDS | SLDS |
| ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| |||||||||||||||||||||||||||||||||||||||||||||
275 | Delay from |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| or |
|
|
|
|
|
|
|
|
|
| high to |
|
|
|
|
|
|
|
|
|
|
|
|
| high (see Note 21) | 35 | ns | ||||||||||||||||||||||||||||||||
SCS, |
| SUDS, | SLDS | SDTACK | |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| ||||||||||||||||||||||||||||||||||||||||||||||||||||||
| Delay from |
|
|
|
|
|
|
|
|
|
|
|
| low in the first DIO access to the SIF register to |
|
| low in the immediately fol- |
|
|
| |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
276³ | SDTACK | SDTACK | 4000 | ns | |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
lowing access to the SIF | |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
|
|
| ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
279² | Delay from |
|
|
|
|
|
|
|
|
| or |
|
|
|
|
|
|
|
|
| high to |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| high impedance | 65 | ns | |||||||||||||||||||||||||||||||||||||
SUDS |
| SLDS | SDTACK | ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
282a | Delay from |
|
|
|
|
|
|
|
|
|
| low to |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| low | 35 | ns | ||||||||||||||||||||||||||||||||||||||||||||
SDBEN | SDTACK |
| |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
|
|
|
|
|
| ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
| Delay from |
|
|
|
|
|
|
|
| or |
|
|
|
|
|
|
|
|
| low to |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| low (see TMS380 Second Generation |
|
|
| ||||||||||||||||||||||||||||||||||||||||
282R | SUDS | SLDS | SDBEN | 55 | ns | ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Guide, SPWU005, subsection 3.4.1.1.1) provided the previous cycle completed | |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
|
|
| ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|
|
|
|
|
|
|
|
| |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
283R | Delay from |
|
|
|
|
|
|
| or |
|
|
|
|
|
|
|
|
| high to |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| high (see Note 21) | 35 | ns | |||||||||||||||||||||||||||||||||||||||||
SUDS | SLDS | SDBEN | |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
286 | Pulse duration, |
|
|
|
|
|
|
|
|
|
|
| or |
|
|
|
|
|
|
|
|
| high between DIO accesses (see Note 21) | 55 |
| ns | |||||||||||||||||||||||||||||||||||||||||||||||||||||
SUDS | SLDS |
|
²This specification is provided as an aid to board design.
³This specification has been characterized to meet stated value.
NOTES: 21. The ªinactiveº chip select is SIACKin DIO read and DIO write cycles, and SCS is the ªinactiveº chip select in interrupt acknowledge cycles.
22.In 80x8x mode, SRAS may be used to strobe the values of SBHE, SRSX, SRS0±SRS2, and SCS. When used to do so, SRAS must meet parameter 266a, and SBHE, SRS0±SRS2, and SCS must meet parameter 264. If SRAS is strapped high, then parameters 266a and 264 are irrelevant, and parameter 268 must be met.
POST OFFICE BOX 1443 •HOUSTON, TEXAS | 75 |
77251±1443 |
|