Cypress CY7C1387F, CY7C1387D manual Logic Block Diagram CY7C1386D/CY7C1386F 3 512K x

Page 2

 

 

 

 

 

CY7C1386D, CY7C1386F

 

 

 

 

 

CY7C1387D, CY7C1387F

Logic Block Diagram – CY7C1386D/CY7C1386F [3] (512K x 36)

 

 

 

A0,A1,A

ADDRESS

 

 

 

 

 

 

 

REGISTER

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MODE

 

2

A[1:0]

 

 

 

 

 

 

 

 

 

 

 

 

ADV

 

BURST

Q1

 

 

 

 

CLK

 

COUNTER AND

 

 

 

 

 

 

 

LOGIC

 

 

 

 

 

 

 

CLR

 

Q0

 

 

 

 

ADSC

 

 

 

 

 

 

 

 

ADSP

 

 

 

 

 

 

 

 

 

DQ D, DQP D

 

 

DQ D, DQP D

 

 

 

 

BW D

BYTE

 

 

BYTE

 

 

 

 

 

WRITE REGISTER

 

 

WRITE DRIVER

 

 

 

 

 

DQ c,DQP C

 

 

DQ c,DQP C

MEMORY

 

 

 

BW C

BYTE

 

 

BYTE

 

OUTPUT

 

 

WRITE REGISTER

 

 

WRITE DRIVER

ARRAY

OUTPUT

DQs

 

 

 

SENSE

BUFFERS

 

 

 

 

 

REGISTERS

 

 

 

 

DQ B ,DQP B

AMPS

 

DQP A

 

DQ B ,DQP B

 

 

 

E

 

 

 

 

 

DQP B

BW B

BYTE

 

 

BYTE

 

 

 

 

 

 

 

 

DQP C

 

 

WRITE DRIVER

 

 

 

 

WRITE REGISTER

 

 

 

 

 

 

 

 

 

 

 

DQP D

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DQ A, DQP A

 

 

DQ A, DQP A

 

 

 

 

 

 

 

BYTE

 

 

 

 

BW A

BYTE

 

 

 

 

 

 

 

 

WRITE DRIVER

 

 

 

 

BWE

WRITE REGISTER

 

 

 

 

 

 

 

 

 

 

 

 

 

GW

 

 

 

 

 

 

 

INPUT

ENABLE

PIPELINED

 

 

 

 

REGISTERS

CE 1

REGISTER

 

 

 

 

 

CE 2

ENABLE

 

 

 

 

 

 

 

 

 

 

 

 

 

CE 3

 

 

 

 

 

 

 

 

OE

 

 

 

 

 

 

 

 

ZZ

CONTROL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Logic Block Diagram – CY7C1387D/CY7C1387F [3] (1M x 18)

 

 

 

A0, A1, A

 

ADDRESS

 

 

 

 

 

 

 

 

REGISTER

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MODE

 

 

2

A[1:0]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

ADV

 

 

BURST

Q1

 

 

 

 

 

CLK

 

 

 

 

 

 

 

 

 

COUNTER AND

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CLR

 

Q0

 

 

 

 

 

ADSC

 

 

 

 

 

 

 

 

 

ADSP

 

 

 

 

 

 

 

 

 

 

 

DQ B, DQP B

 

DQ B , DQP B

 

 

 

 

 

 

 

 

BYTE

 

 

 

 

 

BW B

BYTE

 

 

 

 

OUTPUT

OUTPUT

DQs,

WRITE REGISTER

 

 

 

SENSE

 

 

 

 

MEMORY

REGISTERS

BUFFERS

DQP A

 

 

 

 

 

AMPS

 

 

DQ A , DQP

 

DQ A, DQP A

ARRAY

 

 

E

DQP B

 

 

 

 

 

 

BW A

BYTE

 

BYTE

 

 

 

 

 

 

 

 

 

 

 

 

WRITE REGISTER

 

 

 

 

 

 

 

BWE

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

INPUT

 

 

 

 

 

 

 

 

 

CE

1

ENABLE

PIPELINED

 

 

 

 

REGISTERS

REGISTER

 

 

 

 

 

CE

2

 

 

 

 

 

 

 

ENABLE

 

 

 

 

 

CE 3

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

OE

 

 

 

 

 

 

 

 

 

 

SLEEP

 

 

 

 

 

 

 

 

 

CONTROL

 

 

 

 

 

 

 

Note

 

 

 

 

 

 

 

 

 

3. CY7C1386F and CY7C1387F have only 1 Chip Enable (CE1).

 

 

 

 

 

Document Number: 38-05545 Rev. *E

 

 

 

 

 

 

Page 2 of 30

[+] Feedback

Image 2
Contents 250 MHz 200 MHz 167 MHz Unit FeaturesSelection Guide Cypress Semiconductor CorporationLogic Block Diagram CY7C1386D/CY7C1386F 3 512K x Logic Block Diagram CY7C1387D/CY7C1387F 3 1M xCY7C1387D 1M x Pin Configurations Pin Tqfp Pinout 3 Chip EnablesCY7C1386D 512K X Pin Configurations Ball BGA Pinout 1 Chip Enable Pin Configurations Ball Fbga Pinout 3 Chip Enable Name Description Power supply inputs to the core of the devicePin Definitions Byte write select inputs, active LOW. Qualified withFunctional Overview ZZ Mode Electrical Characteristics Interleaved Burst Address Table Mode = Floating or VDDLinear Burst Address Table Mode = GND Operation Add. Used Function CY7C1387D/CY7C1387F Truth Table for Read/Write 6Function CY7C1386D/CY7C1386F TAP Controller State Diagram TAP Controller Block DiagramBypass Register TAP Instruction SetTAP AC Switching Characteristics TAP Timing3V TAP AC Output Load Equivalent 3V TAP AC Test Conditions5V TAP AC Test Conditions GND VIN VddqIdentification Codes Identification Register DefinitionsScan Register Sizes Register Name Bit SizeInternal Ball BGA Boundary Scan Order 14Bit # Ball ID M10 A10 B10M11 G10 F10 InternalOperating Range Electrical CharacteristicsMaximum Ratings Range AmbientAC Test Loads and Waveforms CapacitanceThermal Resistance Switching Characteristics Over the Operating Range 20 Description 250 200 167 Unit Parameter MinSwitching Waveforms Read Cycle TimingWrite Cycle Timing 26 AdscRead/Write Cycle Timing 26, 28 ZZ Mode Timing 30 Ordering Information CY7C1386D, CY7C1386F CY7C1387D, CY7C1387F Package Diagrams Pin Thin Plastic Quad Flat pack 14 x 20 x 1.4 mmBall BGA 14 x 22 x 2.4 mm Ball Fbga 13 x 15 x 1.4 mm Document Number Issue Date Orig. Description of ChangeDocument History