Cypress CY14B104L, CY14B104N manual Pinouts, Top View, Not to scale, Tsop

Page 2

CY14B104L, CY14B104N

Pinouts

 

Figure 1. Pin Diagram - 48 FBGA

48-FBGA

48-FBGA

(x8)

(x16)

Top View

Top View

(not to scale)

(not to scale)

1

2

3

4

5

 

6

 

NC

OE

A0

A1

A2

 

NC

A

NC

NC

A3

A4

CE

NC

B

DQ0

NC

A5

A6

NC

DQ4

C

VSS

DQ

A

A7

DQ

5

VCC

D

 

1

17

 

 

 

 

VCC

DQ

V

A16

DQ

 

VSS

E

 

2

CAP

 

6

 

 

DQ3

NC

A14

A15

NC

 

DQ7

F

NC[5]

HSB

A12

A13

WE

NC

G

A18

A8

A9

A10

A11

NC [4]

H

1

2

3

4

5

6

 

BLE

OE

A0

A1

A2

NC

A

DQ8

BHE

A

A

CE

DQ

B

 

 

3

4

 

0

 

DQ9

DQ10

A5

A6

DQ1

DQ2

C

VSS

DQ

A

A7

DQ

VCC

D

 

11

17

 

3

 

 

VCC

DQ

V

A16

DQ

VSS

E

 

12

CAP

 

4

 

 

DQ14

DQ13

A14

A15

DQ5

DQ6

F

DQ15

HSB

A12

A13

WE

DQ7

G

NC[4]

A

A

A

A

[5]

H

 

8

9

10

11

NC

Figure 2. Pin Diagram - 44 Pin TSOP II

44-TSOP II

(x8)

44-TSOP II

(x16)[6]

 

NC

 

1

 

 

 

NC[5]

 

2

 

 

 

 

 

A0

 

3

 

 

 

 

 

 

 

A1

 

4

 

 

 

 

 

 

 

A2

 

5

 

 

 

 

 

 

 

A3

 

6

 

 

 

 

 

 

 

A4

 

7

 

 

 

 

 

CE

 

 

8

44 - TSOP II

DQ0

 

9

 

 

DQ1

 

 

 

10

(x8)

 

 

 

 

 

 

 

 

VCC

 

11

Top View

 

 

VSS

 

 

12

 

 

 

 

DQ2

 

13

(not to scale)

 

 

DQ3

 

 

14

 

 

 

 

 

 

 

 

WE

 

 

 

15

 

 

 

A5

 

16

 

 

 

 

 

 

 

 

 

 

A6

 

17

 

 

 

 

 

 

 

 

 

 

A7

 

18

 

 

 

 

 

 

 

 

 

 

A8

 

19

 

 

 

 

 

 

 

 

 

 

A9

 

20

 

 

 

 

NC

 

21

 

 

 

NC

 

22

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Notes

44

43

42

41

40

39

38

37

36

35

34

33

32

31

30

29

28

27

26

25

24

23

HSB

NC

NC[4]

A18

A17

A16

A15

OE

DQ7 DQ6

VSS VCC

DQ5 DQ4

VCAP

A14

A13

A12

A11

A10

NC NC

 

 

A0

 

 

1

 

 

 

 

 

 

 

 

A1

 

 

2

 

 

 

 

 

 

 

 

A2

 

 

3

 

 

 

 

 

 

 

 

A3

 

 

4

 

 

 

 

 

 

 

 

A4

 

 

5

 

 

 

 

 

 

 

 

CE

 

 

 

6

 

 

 

 

DQ0

 

 

7

 

 

 

 

 

 

DQ1

 

 

8

44 - TSOP II

 

 

 

DQ2

 

 

9

 

 

DQ3

 

 

 

 

10

(x16)

 

 

 

 

 

 

 

 

VCC

 

 

11

Top View

 

 

 

VSS

 

 

12

 

 

DQ

 

 

13

(not to scale)

 

4

 

 

 

 

 

 

 

 

 

 

DQ5

 

 

14

 

 

 

 

 

 

 

DQ6

 

 

 

15

 

 

 

 

 

 

 

 

 

DQ7

 

 

 

16

 

 

 

 

 

 

 

 

 

 

 

17

 

 

WE

 

 

 

 

 

 

 

 

 

 

A5

 

 

 

18

 

 

 

 

 

 

 

 

 

 

 

A6

 

 

 

19

 

 

 

 

 

 

 

A7

 

 

 

20

 

 

 

 

 

 

 

 

 

 

 

A8

 

 

21

 

 

 

 

 

 

 

 

 

A9

 

 

22

 

 

 

 

 

 

 

44

43

42

41

40

39

38

37

36

35

34

33

32

31

30

29

28

27

26

25

24

23

A17

A16

A15

OE

BHE

BLE

DQ15

DQ14

DQ13

DQ12

VSS VCC

DQ11

DQ10

DQ9

DQ8

VCAP

A14

A13

A12

A11

A10

4.Address expansion for 8 Mbit. NC pin not connected to die.

5.Address expansion for 16 Mbit. NC pin not connected to die.

6.HSB pin is not available in 44-TSOP II (x16) package.

Document #: 001-07102 Rev. *L

Page 2 of 25

[+] Feedback

Image 2
Contents Functional Description FeaturesLogic Block Diagram1, 2 Cypress Semiconductor CorporationNot to scale PinoutsTop View TsopPin Definitions Sram Write Device OperationSram Read AutoStore OperationA15 A07 Mode Power Hardware Recall Power UpMode Selection Software StoreData Protection Mode Selection A15 A07 PowerPreventing AutoStore Noise ConsiderationsOperating Range DC Electrical CharacteristicsMaximum Ratings RangeThermal Resistance Data Retention and EnduranceCapacitance AC Test ConditionsMin Max AC Switching CharacteristicsSwitching Waveforms Sram Read CycleCY14B104L, CY14B104N Sram Write Cycle #2 CE Controlled 3, 17, 18 HSB AutoStore/Power Up RecallParameters Description CY14B104L/CY14B104N Unit Min Max Software Controlled STORE/RECALL Cycle Parameters Description 20 ns 25 ns 45 ns Unit Min MaxHardware Store LOW to Store Busy 500 Hardware Store CycleHardware Store Pulse Width High Z Inputs/Outputs2 Mode PowerTruth Table For Sram Operations Ordering Information CY14B104L-BA45XCT CY14B104L-ZS45XCTCY14B104L-ZS45XIT CY14B104L-BA45XITZS Tsop Part Numbering NomenclatureCY 14 B 104 L ZS P 20 X C T NvsramPackage Diagrams Pin Tsop IIBall Fbga 6 mm x 10 mm x 1.2 mm 51-85160 PCI Document HistoryTUP UHAGVCH/PYRS Aesa GVCH/DSGSales, Solutions, and Legal Information USB