AMD 8 Ordering Information, Appendix B Conventions and Abbreviations, Preliminary Information

Models: 8

1 106
Download 106 pages 35.4 Kb
Page 5
Image 5
12 Ordering Information. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81

Preliminary Information

25175H —March 2003

AMD Athlon™ XP Processor Model 8 Data Sheet

CLKIN, RSTCLK (SYSCLK) Pins. . . . . . . . . . . . . . . . . . . . 74

CONNECT Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75

COREFB and COREFB# Pins . . . . . . . . . . . . . . . . . . . . . . . 75

CPU_PRESENCE# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75

DBRDY and DBREQ# Pins . . . . . . . . . . . . . . . . . . . . . . . . . 75

FERR Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75

FID[3:0] Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75

FSB_Sense[1:0] Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 77

FLUSH# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 77

IGNNE# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 77

INIT# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 77

INTR Pin. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 77

JTAG Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 77

K7CLKOUT and K7CLKOUT# Pins. . . . . . . . . . . . . . . . . . 78

Key Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 78

NC Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 78

NMI Pin. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 78

PGA Orientation Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 78

PLL Bypass and Test Pins . . . . . . . . . . . . . . . . . . . . . . . . . . 78

PWROK Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 78

SADDIN[1:0]# and SADDOUT[1:0]# Pins . . . . . . . . . . . . . 79

Scan Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79

SMI# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79

STPCLK# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79

SYSCLK and SYSCLK#. . . . . . . . . . . . . . . . . . . . . . . . . . . . 79

THERMDA and THERMDC Pins . . . . . . . . . . . . . . . . . . . . 79

VCCA Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79

VID[4:0] Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79

VREFSYS Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 80

ZN and ZP Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 80

12 Ordering Information. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81

Standard AMD Athlon XP Processor Model 8 Products . . . . . . . . . . 81

Appendix A Thermal Diode Calculations . . . . . . . . . . . . . . . . . . . . . 83 Appendix A . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83

Ideal Diode Equation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83

Temperature Offset Correction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 84

Appendix B Conventions and Abbreviations . . . . . . . . . . . . . . . . . . 87

Signals and Bits . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 87

Data Terminology . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88

Abbreviations and Acronyms. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89

Related Publications. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 93

Table of Contents

5

Page 5
Image 5
AMD 8 manual Ordering Information, Appendix B Conventions and Abbreviations, Preliminary Information, Table of Contents