Konica Minolta PCI-1712L user manual Appendix D, Table D-1 PCI-1712/1712L register format Part

Models: PCI-1712L PCI-1712

1 114
Download 114 pages 26.45 Kb
Page 94
Image 94
Manual background

APPENDIX D

Table D-1: PCI-1712/1712L register format (Part 3)

Base

 

 

 

 

 

PCI-1712/1712L Register Format

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Address

15

14

13

12

11

10

9

8

7

 

6

5

4

3

2

1

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

W

 

 

 

 

 

Counter 0 gate and clock control

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

GR0

GQ0

 

GP0

G01

G00

CQ0

CP0

C01

C00

 

 

 

 

 

 

 

 

 

 

20

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Counter 0 gate and clock status

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

GATE

CLK0

OUT0

GAT-

GQ0

 

GP0

G01

G00

CQ0

CP0

C01

C00

 

 

 

 

 

 

 

 

 

 

 

 

 

S0

 

 

E0

 

 

 

 

 

 

 

 

 

 

W

 

 

 

 

 

Counter 1 gate and clock control

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

GR1

GQ1

 

GP1

G11

G10

CQ1

CP1

C11

C10

 

 

 

 

 

 

 

 

 

 

22

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Counter 1 gate and clock status

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

GAT-

CLK1

OUT1

GAT-

GQ1

 

GP1

G11

G10

CQ1

CP1

C11

C10

 

 

 

 

 

 

 

 

 

 

 

 

 

ES1

 

 

E1

 

 

 

 

 

 

 

 

 

 

W

 

 

 

 

 

Counter 2 gate and clock control

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

GR2

GQ2

 

GP2

G21

G20

CQ2

CP2

C21

C20

 

 

 

 

 

 

 

 

 

 

24

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Counter 2 gate and clock status

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

GAT-

CLK2

OUT2

GAT-

GQ2

 

GP2

G21

G20

CQ2

CP2

C21

C20

 

 

 

 

 

 

 

 

 

 

 

 

 

ES2

E2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

W

 

 

 

 

Counter internal clock source select register

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CLK_-

CLK_-

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

26

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SEL1

SEL0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R

 

 

 

 

 

 

 

N/A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

W

 

 

 

 

 

 

Digital Output

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

28

DO15

DO14

DO13

DO12

DO11

DO10

DO9

DO8

DO7

 

DO6

DO5

DO4

DO3

DO2

DO1

DO0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R

 

 

 

 

 

 

 

Digital Input

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DI15

DI14

DI13

DI12

DI11

DI10

DI9

DI8

DI7

 

DI6

DI5

DI4

DI3

DI2

DI1

DI0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Digital I/O configuration register

 

 

 

 

 

 

W

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DIO_-

 

 

 

DIO_-

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

2A

 

 

 

 

 

 

 

 

 

 

 

 

 

C1

 

 

 

C0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Digital I/O configuration register

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DIO_-

 

 

 

DIO_-

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

C1

 

 

 

C0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

W

 

 

 

 

 

Calibration command and data

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

2C

 

 

 

 

CM3

CM2

CM1

CM0

D7

 

D6

D5

D4

D3

D2

D1

D0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

N/A

R

N/A

W

2E

N/A

R

D/A channel data for continuous output operation mode

30 W

DA11 DA10 DA9 DA8 DA7 DA6 DA5 DA4 DA3 DA2 DA1 DA0

PCI-1712/1712L User’s Manual

– 82 –

Advantech Co., Ltd.

 

 

www.advantech.com

Page 94
Image 94
Konica Minolta PCI-1712L Appendix D, Table D-1 PCI-1712/1712L register format Part, PCI-1712/1712L User’s Manual