Epson Research and Development Page 3
Vancouver Design Center
Interfacing to the NEC VR4121 Microprocessor S1D13505
Issue Date: 01/02/05 X23A-G-011-04
Table of Contents
1 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
2 Interfacing to the NEC VR4121 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
2.1 The NEC VR4121 System Bus . . . . . . . . . . . . . . . . . . . . . . . . . 8
2.1.1 Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
2.1.2 LCD Memory Access Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
3 S1D13505 Host Bus Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
3.1 Host Bus Interface Pin Mapping . . . . . . . . . . . . . . . . . . . . . . . 10
3.2 Host Bus Interface Signal Descriptions . . . . . . . . . . . . . . . . . . . . 11
4 VR4121 to S1D13505 Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
4.1 Hardware Description . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
4.2 S1D13505 Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . 13
4.3 NEC VR4121 Configuration . . . . . . . . . . . . . . . . . . . . . . . . . 13
4.4 Memory Mapping and Aliasing . . . . . . . . . . . . . . . . . . . . . . . 14
5 Software . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
6 References . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
6.1 Documents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
6.2 Document Sources . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
7 Technical Support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
7.1 Epson LCD/CRT Controllers (S1D13505) . . . . . . . . . . . . . . . . . . . 17
7.2 NEC Electronics Inc. (VR4121). . . . . . . . . . . . . . . . . . . . . . . . 17