CHAPTER 4: PERIPHERAL CIRCUITS AND OPERATION (LCD Driver)

4.7.7 I/O memory of LCD driver

Table 4.7.7.1 shows the I/O addresses and the control bits for the LCD driver. Figure 4.7.7.1 shows the display memory map.

Table 4.7.7.1 LCD driver control bits

 

Address

 

Register

 

 

 

 

 

 

 

 

 

 

Comment

 

 

 

 

D3

D2

 

D1

D0

Name

Init 1

1

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

LDUTY1

LDUTY0

Dummy

LPWR

LDUTY1

0

 

 

 

 

LCD drive duty

 

[LDUTY1, 0] 0

1

2, 3

 

 

FF60H

 

LDUTY0

0

 

 

 

 

switch

 

Duty

1/17

1/16

1/8

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R/W

 

Dummy

0

 

 

 

General-purpose register

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

LPWR

0

On

Off

 

LCD power On/Off

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

EXLCDC

ALOFF

 

ALON

LPAGE

EXLCDC

0

Enable

Disable

 

Expanded LCD driver signal control

 

 

 

 

 

 

 

ALOFF

1

All Off

Normal

 

LCD all Off control

 

 

 

 

 

 

 

FF61H

 

 

 

 

 

 

ALON

0

All On

Normal

 

LCD all On control

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R/W

 

LPAGE

0

F100-F15F

F000-F05F

 

Display memory area selection (when 1/8 duty is selected)

 

 

 

 

 

 

 

 

 

 

 

 

General-purpose register when 1/16, 1/17 duty is selected

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

LC3

LC2

 

LC1

LC0

LC3

2

 

 

 

 

LCD contrast adjustment

 

 

 

 

 

 

 

 

 

LC2

2

 

 

 

 

[LC3–0]

0

15

 

 

 

 

 

FF62H

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R/W

 

LC1

 

 

 

 

Contrast

Light

Dark

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

LC0

2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

*1 Initial value at initial reset

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

*2 Not set in the circuit

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

*3 Constantly "0" when being read

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

(a) When 40 17 is selected

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

COM0COM7

 

 

 

COM8COM15

 

 

 

 

 

 

COM16

 

 

 

 

D3

D2

D1

D0

F000H

COM3

COM2

COM1

COM0

SEG0

F001H

COM7

COM6

COM5

COM4

SEG0

F002H

COM3

COM2

COM1

COM0

SEG1

F003H

COM7

COM6

COM5

COM4

SEG1

F004H

COM3

COM2

COM1

COM0

SEG2

:

 

 

 

 

 

F04DH

COM7

COM6

COM5

COM4

SEG38

F04EH

COM3

COM2

COM1

COM0

SEG39

F04FH

COM7

COM6

COM5

COM4

SEG39

F060H

 

 

 

 

Not-

 

 

 

 

:

 

 

 

 

F0FFH

 

 

 

 

implemented

 

 

 

 

 

 

D3

D2

D1

D0

 

 

D3

D2

D1

D0

 

F100H

COM11

COM10

COM09

COM8

SEG0

F200H

0

0

0

COM16

SEG0

F101H

COM15

COM14

COM13

COM12

SEG0

F201H

 

 

 

 

 

F102H

COM11

COM10

COM09

COM8

SEG1

F202H

0

0

0

COM16

SEG1

F103H

COM15

COM14

COM13

COM12

SEG1

F203H

 

 

 

 

 

F104H

COM11

COM10

COM9

COM8

SEG2

:

 

 

 

 

 

:

 

 

 

 

 

F24CH

0

0

0

COM16

SEG38

F14DH

COM15

COM14

COM13

COM12

SEG38

F24DH

 

 

 

 

 

F14EH

COM11

COM10

COM9

COM8

SEG39

F24EH

0

0

0

COM16

SEG39

F14FH

COM15

COM14

COM13

COM12

SEG39

F24FH

 

 

 

 

 

F160H

 

 

 

 

Not-

 

Non-implementation area

Read/write disabled

 

 

 

 

 

:

 

 

 

 

 

 

 

 

 

implemented

 

 

 

 

 

 

F1FFH

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

0

Unused area

Reading: Always "0"

 

 

 

 

 

 

 

 

 

Writing:

No Operation

 

 

 

 

 

 

 

 

 

(b) When 48 8 is selected COM0COM7

 

D3

D2

D1

D0

F000H

COM3

COM2

COM1

COM0

SEG0

F001H

COM7

COM6

COM5

COM4

SEG0

F002H

COM3

COM2

COM1

COM0

SEG1

F003H

COM7

COM6

COM5

COM4

SEG1

F004H

COM3

COM2

COM1

COM0

SEG2

:

 

 

 

 

 

F05DH

COM7

COM6

COM5

COM4

SEG46

F05EH

COM3

COM2

COM1

COM0

SEG47

F05FH

COM7

COM6

COM5

COM4

SEG47

F060H

 

 

 

 

Not-

:

 

 

 

 

F0FFH

 

 

 

 

implemented

 

 

 

 

 

COM0COM7

 

D3

D2

D1

D0

F100H

COM3

COM2

COM1

COM0

SEG0

F101H

COM7

COM6

COM5

COM4

SEG0

F102H

COM3

COM2

COM1

COM0

SEG1

F103H

COM7

COM6

COM5

COM4

SEG1

F104H

COM3

COM2

COM1

COM0

SEG2

:

 

 

 

 

 

F15DH

COM7

COM6

COM5

COM4

SEG46

F15EH

COM3

COM2

COM1

COM0

SEG47

F15FH

COM7

COM6

COM5

COM4

SEG47

F160H

 

 

 

 

Not-

:

 

 

 

 

F1FFH

 

 

 

 

implemented

 

 

 

 

 

Fig. 4.7.7.1 Display memory map

54

EPSON

S1C63558 TECHNICAL MANUAL