Cypress CY7C1380D, CY7C1380F, CY7C1382F, CY7C1382D manual Ball Fbga Pinout 3-Chip Enable

Page 5

CY7C1380D, CY7C1382D

CY7C1380F, CY7C1382F

165-Ball FBGA Pinout (3-Chip Enable)

Figure 5. CY7C1380D/CY7C1380F (512K x 36)

 

 

 

1

 

2

3

 

4

 

 

5

 

 

6

 

 

7

 

 

 

 

8

 

 

 

 

9

 

 

 

 

10

11

 

A

NC/288M

A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A

NC

 

 

 

CE

1

 

BW

C

 

BW

B

 

CE

3

 

BWE

 

 

ADSC

 

 

 

ADV

 

 

 

 

 

B

NC/144M

A

 

CE2

 

 

 

 

 

 

 

 

 

CLK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A

NC/576M

 

 

BW

D

 

 

BW

A

 

 

 

GW

 

 

 

 

 

 

OE

 

 

 

 

ADSP

 

 

 

C

DQPC

NC

VDDQ

 

VSS

 

 

VSS

 

VSS

 

 

VSS

 

 

VSS

 

VDDQ

NC/1G

DQPB

 

D

DQC

DQC

VDDQ

 

VDD

 

 

VSS

 

VSS

 

 

VSS

 

 

VDD

 

VDDQ

DQB

DQB

 

E

DQC

DQC

VDDQ

 

VDD

 

 

VSS

 

VSS

 

 

VSS

 

 

VDD

 

VDDQ

DQB

DQB

 

F

DQC

DQC

VDDQ

 

VDD

 

 

VSS

 

VSS

 

 

VSS

 

 

VDD

 

VDDQ

DQB

DQB

 

G

DQC

DQC

VDDQ

 

VDD

 

 

VSS

 

VSS

 

 

VSS

 

 

VDD

 

VDDQ

DQB

DQB

 

H

NC

NC

 

 

NC

 

VDD

 

 

VSS

 

VSS

 

 

VSS

 

 

VDD

 

 

 

 

NC

NC

ZZ

 

J

DQD

DQD

VDDQ

 

VDD

 

 

VSS

 

VSS

 

 

VSS

 

 

VDD

 

VDDQ

DQA

DQA

 

K

DQD

DQD

VDDQ

 

VDD

 

 

VSS

 

VSS

 

 

VSS

 

 

VDD

 

VDDQ

DQA

DQA

 

L

DQD

DQD

VDDQ

 

VDD

 

 

VSS

 

VSS

 

 

VSS

 

 

VDD

 

VDDQ

DQA

DQA

 

M

DQD

DQD

VDDQ

 

VDD

 

 

VSS

 

VSS

 

 

VSS

 

 

VDD

 

VDDQ

DQA

DQA

 

N

DQPD

NC

VDDQ

 

VSS

 

 

NC

 

A

 

 

 

 

NC

 

 

VSS

 

VDDQ

NC

DQPA

 

P

NC

NC/72M

 

 

A

 

A

 

 

TDI

 

A1

 

 

TDO

 

 

 

 

A

 

 

 

 

A

A

A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R

MODE

NC/36M

 

 

A

 

A

 

 

TMS

 

A0

 

 

TCK

 

 

 

 

A

 

 

 

 

A

A

A

 

 

 

 

 

 

 

 

 

 

 

Figure 6. CY7C1382D/CY7C1382F (1M x 18)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

 

2

3

 

 

4

 

 

5

 

 

6

 

 

7

 

 

 

 

8

 

 

 

 

9

 

 

 

 

10

11

 

A

 

NC/288M

 

A

 

 

1

 

 

B

 

 

NC

 

 

3

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A

A

 

 

 

 

CE

BW

 

 

 

CE

 

 

BWE

 

 

 

ADSC

 

 

 

 

 

ADV

 

 

 

B

 

NC/144M

 

A

CE2

 

NC

 

 

A

CLK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A

NC/576M

 

 

 

 

 

BW

 

 

 

GW

 

 

 

OE

 

ADSP

 

C

 

NC

 

NC

VDDQ

 

VSS

 

 

VSS

 

VSS

 

 

 

VSS

 

 

VSS

 

 

VDDQ

NC/1G

DQPA

 

D

 

NC

 

DQB

VDDQ

 

VDD

 

 

VSS

 

VSS

 

 

 

VSS

 

 

VDD

 

 

VDDQ

NC

DQA

 

E

 

NC

 

DQB

VDDQ

 

VDD

 

 

VSS

 

VSS

 

 

 

VSS

 

 

VDD

 

 

VDDQ

NC

DQA

 

F

 

NC

 

DQB

VDDQ

 

VDD

 

 

VSS

 

VSS

 

 

 

VSS

 

 

VDD

 

 

VDDQ

NC

DQA

 

G

 

NC

 

DQB

VDDQ

 

VDD

 

 

VSS

 

VSS

 

 

 

VSS

 

 

VDD

 

 

VDDQ

NC

DQA

 

H

 

NC

 

NC

 

 

NC

 

VDD

 

 

VSS

 

VSS

 

 

 

VSS

 

 

VDD

 

 

 

 

NC

NC

ZZ

 

J

 

DQB

 

NC

VDDQ

 

VDD

 

 

VSS

 

VSS

 

 

 

VSS

 

 

VDD

 

 

VDDQ

DQA

NC

 

K

 

DQB

 

NC

VDDQ

 

VDD

 

 

VSS

 

VSS

 

 

 

VSS

 

 

VDD

 

 

VDDQ

DQA

NC

 

L

 

DQB

 

NC

VDDQ

 

VDD

 

 

VSS

 

VSS

 

 

 

VSS

 

 

VDD

 

 

VDDQ

DQA

NC

 

M

 

DQB

 

NC

VDDQ

 

VDD

 

 

VSS

 

VSS

 

 

 

VSS

 

 

VDD

 

 

VDDQ

DQA

NC

 

N

 

DQPB

 

NC

VDDQ

 

VSS

 

 

NC

 

A

 

 

 

 

NC

 

 

VSS

 

 

VDDQ

NC

NC

 

P

 

NC

 

NC/72M

 

 

A

 

A

 

 

TDI

 

A1

 

 

TDO

 

 

 

 

A

 

 

 

 

A

A

A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R

 

MODE

 

NC/36M

 

 

A

 

A

 

 

TMS

 

A0

 

 

TCK

 

 

 

 

A

 

 

 

 

A

A

A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Document #: 38-05543 Rev. *F

Page 5 of 34

[+] Feedback

Image 5
Contents Functional Description FeaturesSelection Guide Description 250 MHz 200 MHz 167 MHz UnitLogic Block Diagram CY7C1382D/CY7C1382F 3 1M x Logic Block Diagram CY7C1380D/CY7C1380F 3 512K xPin Tqfp Pinout 3-Chip Enable Pin ConfigurationsBall BGA Pinout Ball Fbga Pinout 3-Chip Enable Power supply for the I/O circuitry Power supply inputs to the core of the devicePin Definitions Name Description Ground for the core of the deviceTCK Jtag Pin DefinitionsTMS Single Read Accesses Single Write Accesses Initiated by AdspSingle Write Accesses Initiated by Adsc Functional OverviewBurst Sequences Sleep ModeAddress A1 A0 Parameter Description Test Conditions MinOperation Add. Used Truth TableFunction CY7C1382D/CY7C1382F Truth Table for Read/Write 4Function CY7C1380D/CY7C1380F Ieee 1149.1 Serial Boundary Scan Jtag TAP Controller State DiagramTAP Controller Block Diagram Bypass Register TAP Instruction SetReserved TAP TimingParameter Description Min Clock3V TAP AC Test Conditions TAP DC Electrical Characteristics And Operating Conditions5V TAP AC Test Conditions Parameter Description Test Conditions MinScan Register Sizes Identification Register DefinitionsIdentification Codes Register Name Bit SizeBit # Ball ID Ball BGA Boundary Scan Order 14A10 B10 P10 Maximum Ratings Electrical Characteristics Over the Operating RangeOperating Range Range AmbientThermal Resistance CapacitancePackage EIA/JESD515V I/O Test Load AC Test Loads and Waveforms 3V I/O Test LoadOutput Times Switching Characteristics Over the Operating Range 20Setup Times Read Cycle Timing Switching WaveformsWrite Cycle Timing 26 Read/Write Cycle Timing 26, 28 ZZ Mode Timing 30 Ordering Information 200 167 Pin Thin Plastic Quad Flat Pack 14 x 20 x 1.4 mm Package DiagramsBall BGA 14 x 22 x 2.4 mm Soldernotespad Type NON-SOLDER Mask Defined Nsmd Submission Orig. Description of Change Date Document HistoryUSB Sales, Solutions, and Legal InformationWorldwide Sales and Design Support Products PSoC Solutions