Cypress manual Logic Block Diagram CY7C1471BV33 2M x, Logic Block Diagram CY7C1473BV33 4M x

Page 2

CY7C1471BV33 CY7C1473BV33, CY7C1475BV33

Logic Block Diagram – CY7C1471BV33 (2M x 36)

 

A0, A1, A

ADDRESS

A1

 

 

A1'

 

REGISTER

 

 

 

 

D1

Q1

 

MODE

 

A0

D0

Q0

A0'

 

 

CE

ADV/LD

 

BURST

 

CLK

C

 

LOGIC

 

 

 

 

CEN

 

 

C

 

 

 

 

 

 

WRITE ADDRESS

 

 

 

 

 

 

REGISTER

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

S

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

E

 

 

 

T

ADV/LD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

N

 

 

 

A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MEMORY

 

S

 

 

 

 

 

BW A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

WRITE REGISTRY

 

 

 

WRITE

 

ARRAY

 

E

 

 

 

S

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

B

 

 

 

 

 

AND DATA COHERENCY

 

 

 

DRIVERS

 

 

 

 

 

 

 

 

T

BW

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CONTROL LOGIC

 

 

 

 

 

 

 

 

 

 

 

E

 

BW C

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

M

 

 

 

E

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

P

 

 

 

R

BW D

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

S

 

 

 

I

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

WE

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

N

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

G

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

INPUT

E

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

REGISTER

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

OE

 

 

 

 

 

 

 

 

 

 

 

 

 

READ LOGIC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CE1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CE2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CE3

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

ZZ

 

 

 

 

 

 

 

 

 

 

 

SLEEP

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CONTROL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Logic Block Diagram – CY7C1473BV33 (4M x 18)

A0, A1, A

ADDRESS

A1

 

 

A1'

 

REGISTER

D1

Q1

MODE

 

A0

D0

Q0

A0'

 

 

 

 

BURST

 

CLK

C

CE

ADV/LD

LOGIC

 

 

 

CEN

 

 

C

 

 

 

 

 

 

 

WRITE ADDRESS

 

 

 

 

 

 

 

REGISTER

 

 

 

 

 

 

 

 

 

 

S

D

 

 

 

 

 

 

A

 

 

 

 

 

 

E

T

 

ADV/LD

 

 

 

 

N

A

 

BW A

 

 

WRITE

MEMORY

S

 

 

 

WRITE REGISTRY

ARRAY

E

S

 

 

 

 

BWB

 

AND DATA COHERENCY

DRIVERS

 

A

T

 

 

 

CONTROL LOGIC

 

 

E

 

 

 

 

 

 

M

E

 

 

 

 

 

 

P

R

 

WE

 

 

 

 

S

I

 

 

 

 

 

 

N

 

 

 

 

 

 

 

G

 

 

 

 

 

INPUT

E

 

 

 

 

 

 

REGISTER

 

 

OE

 

 

 

 

 

 

 

READ LOGIC

 

 

 

 

 

CE1

 

 

 

 

 

 

 

 

 

 

 

 

 

CE2

 

 

 

 

 

 

 

CE3

 

 

 

 

 

 

 

ZZ

 

SLEEP

 

 

 

 

 

 

CONTROL

 

 

 

 

 

 

 

 

 

 

 

O

U

T

P

U

T

B

U

F

F

E

R

S

E

O

U

T

P

U

T

B

U

F

F

E

R

S

E

DQs

DQP A DQP B DQP C DQP D

DQs

DQPA DQPB

Document #: 001-15029 Rev. *B

Page 2 of 32

[+] Feedback

Image 2
Contents Description 133 MHz 117 MHz Unit FeaturesSelection Guide Functional Description Cypress Semiconductor Corporation 198 Champion CourtLogic Block Diagram CY7C1471BV33 2M x Logic Block Diagram CY7C1473BV33 4M xLogic Block Diagram CY7C1475BV33 1M x Pin Configuration CY7C1471BV33CY7C1473BV33 Ball Fbga 15 x 17 x 1.4 mm Pinout CY7C1471BV33 2M x CY7C1473BV33 4M xBall Fbga 14 x 22 x 1.76 mm Pinout CY7C1475BV33 1M × NC/1GPin Definitions Functional Overview Single Read AccessesBurst Read Accesses Linear Burst Address Table ZZ Mode Electrical CharacteristicsInterleaved Burst Address Table Used Truth TableAddress Operation Function Truth Table for Read/WriteRead/write truth table for CY7C1471BV33 follows.1, 2 Performing a TAP Reset Disabling the Jtag FeatureTest Access Port TAP Ieee 1149.1 Serial Boundary Scan JtagTAP Instruction Set OverviewTAP Controller State Diagram TEST-LOGIC Reset RUN-TEST IdleTAP Controller Block Diagram Circuitry5V TAP AC Test Conditions TAP DC Electrical Characteristics and Operating Conditions3V TAP AC Test Conditions GND VIN VddqTAP AC Switching Characteristics TAP TimingIdentification Codes Identification Register DefinitionsScan Register Sizes Register Name Bit SizeBit # Ball ID Boundary Scan Exit Order 2M xBoundary Scan Exit Order 4M x Boundary Scan Exit Order 1M x Operating Range Electrical CharacteristicsMaximum Ratings Range AmbientParameter Description Test Conditions Tqfp Fbga Unit Max CapacitanceThermal Resistance 5V IO Test LoadMin Max Switching CharacteristicsParameter Description 133 MHz 117 MHz Unit Min Rite ReadAddress Switching WaveformsBW AD StallZZ Mode Timing Ordering Information Package Diagrams Pin Thin Plastic Quad Flatpack 14 x 20 x 1.4 mmBall Fbga 15 x 17 x 1.4 mm Ball Fbga 14 x 22 x 1.76 mm VKN/KKVTMP Issue Orig. of Change Description of Change DateDocument History VKN/AESA