Xantrex Technology XDL 35-5TP manual Status Byte Register und Service Request Enable Register

Models: XDL 35-5T XDL 35-5TP

1 180
Download 180 pages 43.08 Kb
Page 102
Image 102

Limit Event Status Register 1

Bit 7 - nicht belegt Bit 6 - nicht belegt

Bit 5 - Wird gesetzt wenn ein Auslöser im Sense-Betrieb aufgetreten ist (Ausgang 1) Bit 4 - Wird gesetzt wenn der Übertemperaturschutz ausgelöst worden ist (Ausgang 1) Bit 3 - Wird gesetzt wenn der Überstromschutz ausgelöst worden ist (Ausgang 1)

Bit 2 - Wird gesetzt wenn der Überspannungsschutz ausgelöst worden ist (Ausgang 1)

Bit 1 - Wird gesetzt wenn der Strombegrenzungswert erreicht ist (Konstantstrombetrieb) (Ausgang 1)

Bit 0 - Wird gesetzt wenn der Spannungsbegrenzungswert erreicht ist (Konstantspannungsbetrieb) (Ausgang 1)

Limit Event Status Register 2

Bit 7 - nicht belegt

Bit 6 - Wird gesetzt wenn der Nebenausgang den Strombegrenzungswert erreicht Bit 5 - Wird gesetzt wenn ein Auslöser im Sense-Betrieb aufgetreten ist (Ausgang 2) Bit 4 - Wird gesetzt wenn der Übertemperaturschutz ausgelöst worden ist (Ausgang 2) Bit 3 - Wird gesetzt wenn der Überstromschutz ausgelöst worden ist (Ausgang 2)

Bit 2 - Wird gesetzt wenn der Überspannungsschutz ausgelöst worden ist (Ausgang 2)

Bit 1 - Wird gesetzt wenn der Strombegrenzungswert erreicht ist (Konstantstrombetrieb) (Ausgang 2)

Bit 0 - Wird gesetzt wenn der Spannungsbegrenzungswert erreicht ist (Konstantspannungsbetrieb) (Ausgang 2)

Status Byte Register und Service Request Enable Register

Diese beiden Register sind gemäß der Norm IEEE 488.2 ausgeführt. Bits, die im Status Byte Register gesetzt wurden und den Bits entsprechen, die im Service Request Enable Register gesetzt wurden, bewirken, dass das RQS/MSS-Bit im Status Byte Register gesetzt wird, wodurch ein Service Request auf dem Bus generiert wird.

Das Status Byte Register wird entweder mittels dem *STB?-Befehl gelesen, der MSS in Bit 6 zurücksendet, oder aber mittels eines Serial Poll (Serienabfrage), der RQS in Bit 6 zurücksendet. Das Service Request Enable Register wird mit dem Befehl *SRE <nrf> gesetzt und mit dem Befehl *SRE? gelesen.

Bit 7 - Nicht belegt.

Bit 6 - RQS/MSS. Dieses Bit, das in der Norm IEEE 488.2 definiert ist, enthält sowohl die Requesting Service-Meldung (Serviceanforderung) als auch die Master Status Summary-Meldung. Als Antwort auf ein Serial Poll (Serienabfrage) wird RQS und als Antwort auf den Befehl *STB? wird MSS zurückgesendet.

Bit 5 - ESB. Das Event Status Bit (Ereignis-Statusbit). Dieses Bit wird gesetzt, wenn im Standard Event Status Register ein Bit gesetzt ist, das im Standard Event Status Enable Register ebenfalls gesetzt wurden.

Bit 4 - MAV. Das Message Available Bit (Meldung vorhanden). Dieses Bit wird gesetzt, wenn das Gerät eine Antwort formatiert hat, die sendebereit für das Steuergerät zur Verfügung steht. Das Bit wird gelöscht, nachdem der Response Message Terminator gesendet wurde.

Bit 3 - Nicht belegt.

100

Page 102
Image 102
Xantrex Technology XDL 35-5TP manual Status Byte Register und Service Request Enable Register, Limit Event Status Register