Si53xx-RM

3.10. Si5366

The Si5366 is a jitter-attenuating precision clock multiplier for high-speed communication systems, including SONET OC-48/OC-192, Ethernet, and Fibre Channel. The Si5366 accepts four clock inputs ranging from 8 kHz to 707 MHz and generates five frequency-multiplied clock outputs ranging from 8 kHz to 1050 MHz. The input clock frequency and clock multiplication ratio are selectable from a table of popular SONET, Ethernet, Fibre Channel, and broadcast video (HD SDI, 3G SDI) rates. The DSPLL loop bandwidth is digitally selectable from 60 Hz to 8 kHz, providing jitter performance optimization at the application level. Operating from a single 1.8, 2.5, or 3.3 V supply, the Si5366 is ideal for providing clock multiplication and jitter attenuation in high performance timing applications. See "6. Pin Control Parts (Si5316, Si5322, Si5323, Si5365, Si5366)" on page 50 for a complete description.

 

 

 

 

 

 

 

 

 

RATE[1:0] Xtal or Refclock

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

XB

XA

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

BYPASS/DSBL2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

3

 

 

CKIN_1+

2

÷ N3_1

 

 

 

 

 

 

 

 

 

 

 

 

1

2

CKOUT_1+

CKIN_1–

 

 

 

 

 

 

 

 

 

 

 

fx

 

÷ NC1

 

 

 

 

 

 

 

 

 

 

 

 

0

CKIN_2+

2

÷ N3_2

 

 

 

 

 

 

 

 

 

 

 

 

 

CKOUT_1–

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CKIN_2–

 

 

 

 

f3

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DSPLL®

fOSC

 

 

1

2

CKOUT_2+

CKIN_3+

2

 

 

 

 

 

 

 

 

 

÷ N1_HS

÷ NC2

÷ N3_3

 

 

 

 

 

 

 

 

 

 

0

 

CKOUT_2–

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CKIN_3–

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DBL2_BY

 

2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CKIN_4+

÷ N3_4

 

 

 

 

 

 

 

 

 

 

 

÷ NC3

1

2

CKOUT_3+

 

 

 

 

 

 

 

 

 

 

 

 

CKIN_4–

 

 

 

 

 

 

 

 

 

 

 

 

 

0

 

CKOUT_3–

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

÷ N2

CKOUT_2

 

 

 

 

DBL34

 

 

 

 

 

 

 

 

 

 

 

 

FSYNC

 

 

 

DIV34[1:0]

CK_CONF

 

 

 

 

 

 

 

 

 

 

 

CKIN_3

LOGIC/

 

 

2

CKOUT_4+

 

 

 

 

 

 

 

 

 

 

 

CKIN_4

ALIGN

÷ NC4

1

C1B

 

 

 

 

 

 

 

 

 

 

 

 

0

 

CKOUT_4–

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

C2B

 

 

 

 

 

 

 

 

 

 

FSYNC

 

1 0

 

 

 

 

C3B

 

 

 

 

 

 

 

 

 

 

 

 

 

1

2

CKOUT_5+

 

 

 

 

 

 

 

 

 

 

 

 

 

÷ NC5

ALRMOUT

 

 

 

 

 

 

 

 

 

 

 

 

 

0

 

CKOUT_5–

 

 

 

 

 

Control

 

 

 

 

 

 

 

 

C1A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DBL5

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

C2A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CS0_C3A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CS1_C4A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

VDD

LOL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

GND

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

AUTOSEL CMODE BWSEL[1:0]

FRQTBL

FRQSEL[3:0]

DIV34[1:0]

FOS CTL SFOUT[1:0]

INC

DEC

FS SW

FS ALIGN

RST

 

 

 

 

 

 

Figure 10. Si5366 Jitter Attenuating Clock Multiplier Block Diagram

26

Rev. 0.5

Page 26
Image 26
Silicon Laboratories SI5324, SI5369, SI5365, SI5366 10. Si5366, Si5366 Jitter Attenuating Clock Multiplier Block Diagram