Si53xx-RM

Table 17. Datacom Clock Multiplication Settings (FRQTBL = M, CK_CONF = 0) (Continued)

Setting

FRQSEL[3:0]

WB

fIN (MHz)

Mult Factor

fOUT* (MHz)

 

 

 

 

 

 

102

HHML

 

693.48

1/5 x 64/66 x 237/255

125

 

 

 

 

 

 

103

HHMM

 

 

1/4 x 64/66 x 237/255

156.25

 

 

 

 

 

 

104

HHMH

 

1/4 x 237/255

161.13

 

 

 

 

 

 

105

HMML

 

1/4

173.37

 

 

 

 

 

 

106

HHHL

 

 

237/255

644.53

 

 

 

 

 

 

107

HMMM

 

1

693.48

 

 

 

 

 

 

108

HHHM

 

704.38

1/6 x 64/66 x 238/255

106.25

 

 

 

 

 

 

109

HHLL

 

 

1/4 x 64/66 x 238/255

159.375

 

 

 

 

 

 

110

HHLM

 

1/4 x (238/255)

164.36

 

 

 

 

 

 

111

HMML

 

1/4

176.1

 

 

 

 

 

 

112

HHLH

 

238/255

657.42

 

 

 

 

 

 

113

HMMM

 

1

704.38

 

 

 

 

 

 

114

HHHH

 

707.35

1/6 x 64/66 x 237/255

106.25

 

 

 

 

 

 

115

HHMM

 

 

1/4 x 64/66 x 237/255

159.375

 

 

 

 

 

 

116

HHMH

 

1/4 x (237/255)

164.36

 

 

 

 

 

 

117

HMML

 

1/4

176.84

 

 

 

 

 

 

118

HHHL

 

 

237/255

657.42

 

 

 

 

 

 

119

HMMM

 

1

707.35

 

 

 

 

 

 

60

Rev. 0.5

Page 60
Image 60
Silicon Laboratories SI5369, SI5365, SI5366, SI5367, SI5374, SI5375, SI5326, SI5327, SI5319, SI5368, SI5323, SI5324, SI5316 manual Hhhl