Si53xx-RM

Table 18. SONET to Datacom Clock Multiplication Settings (Continued)

Setting

FRQSEL[3:0]

WB

fIN (MHz)

Mult Factor

fOUT* (MHz)

 

 

 

 

 

 

52

MHHM

 

155.520

15625/15552

156.25

 

 

 

 

 

 

53

MHHH

 

 

31875/31104

159.375

 

 

 

 

 

 

54

HLLL

 

 

15625/15552 x 66/64

161.13

 

 

 

 

 

 

55

HLLM

 

 

31875/31104 x 66/64

164.36

 

 

 

 

 

 

56

HLLH

 

 

15625/15552 x 66/

172.64

 

 

 

 

64 x 255/238

 

 

 

 

 

 

 

57

HLML

 

 

31875/31104 x 66/

176.1

 

 

 

 

64 x 255/238

 

 

 

 

 

 

 

58

HLMM

 

 

10625/7776

212.5

 

 

 

 

 

 

59

HLMH

 

 

10625/3888

425

 

 

 

 

 

 

60

HLHL

 

 

15625/3888 x 66/64

644.53

 

 

 

 

 

 

61

HLHM

 

 

31875/7776 x 66/64

657.42

 

 

 

 

 

 

62

HLHH

 

 

15625/3888 x 66/

690.57

 

 

 

 

64 x 255/238

 

 

 

 

 

 

 

63

HMLL

 

 

31875/7776 x 66/

704.38

 

 

 

 

64 x 255/238

 

 

 

 

 

 

 

64

HMLM

 

622.080

15625/15552 x 66/64

644.53

 

 

 

 

 

 

65

HMLH

 

 

31875/31104 x 66/64

657.42

 

 

 

 

 

 

66

HMML

 

 

15625/15552 x 66/

690.57

 

 

 

 

64 x 255/238

 

 

 

 

 

 

 

67

HMMM

 

 

31875/31104 x 66/

704.38

 

 

 

 

64 x 255/238

 

 

 

 

 

 

 

Rev. 0.5

63

Page 63
Image 63
Silicon Laboratories SI5367, SI5369, SI5365, SI5366, SI5374, SI5375, SI5326, SI5327, SI5319, SI5368 155.520 15625/15552 156.25