Si53xx-RM

Table 8. AC Characteristics—All Devices (Continued)

Parameter

Symbol

Test Condition

Si5316

Si5322

Si5324

Si5325

Si5365

Si5366

Si5367

Si5368

Min

Typ

Max

Units

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Device Skew

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Output Clock

tSKEW

of CKOUT_n to of

 

100

ps

Skew,

 

 

CKOUT_m,

 

 

 

 

 

 

 

 

 

 

 

 

see Section 7.7.4

 

CKOUT_n and

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CKOUT_m at same

 

 

 

 

 

 

 

 

 

 

 

 

 

 

frequency and signal

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

format

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PHASE OFFSET = 0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SQICAL = 1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CKOUT_ALWAYS_O

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

N = 1

 

 

 

 

 

 

 

 

 

 

 

 

Coarse Skew

tPHRES

Using CLAT[7:0]

 

 

 

 

 

 

 

1/FVCO

ps

Adjust Resolution

 

 

register

 

 

 

 

 

 

 

 

 

 

 

 

 

 

using INC/DEC pins

 

 

 

 

 

 

 

1/FVCO

ps

Coarse Skew

tPHSRNG

Using CLAT[7:0]

 

 

 

 

 

 

 

+

 

Adjust Range

 

 

register

 

 

 

 

 

 

 

 

 

 

 

 

 

 

using INC/DEC pins

 

 

 

 

 

 

 

+

s

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Fine Skew Adjust

tFPHSRES

using FLAT[14:0]

 

 

 

 

 

 

9

ps

Resolution

 

 

register

 

 

 

 

 

 

 

 

 

 

 

 

Fine Skew Adjust

tFPHSRNG

using FLAT[14:0]

 

 

 

 

 

 

–110

110

ps

Range

 

 

register

 

 

 

 

 

 

 

 

 

 

 

 

Phase Offset

tOFSTRES

using PHASEOFF-

 

 

 

 

 

 

N1_HS/

 

Resolution

 

SETn[7:0] registers

 

 

 

 

 

 

 

 

 

fVCO

 

 

Phase Offset

tOFSTRNG

using PHASEOFF-

 

 

 

 

 

 

–128 x

127 x

 

Range

 

SETn[7:0] registers

 

 

 

 

 

 

 

 

tOF-

 

tOF-

 

 

 

 

 

 

 

 

 

 

 

 

 

 

STRES

 

STRES

 

PLL Performance

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Lock Time

tLOCKHW

RST

with valid

 

 

 

 

 

 

 

1.2

sec

 

 

CKIN to LOL;

 

 

 

 

 

 

 

 

 

 

 

 

 

 

BW = 100 Hz

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Pin Reset or

tREADY

 

 

 

 

 

 

 

10

ms

Register Reset to

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Microprocessor

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Access Ready

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reset to first on

tSTART

Valid, stable clock on

 

 

 

 

1.2

sec

CKOUT

 

 

CKIN

 

 

 

 

 

 

 

 

 

 

 

 

Minimum Reset

tRSTMIN

 

 

 

1

µs

Pulse Width

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Lock Time

tLOCKMP

Start of ICAL to of

 

 

 

 

 

 

 

35

1000

ms

 

 

 

LOL,

 

 

 

 

 

 

 

 

 

 

 

 

 

 

lowest BW setting

 

 

 

 

 

 

 

 

 

 

 

 

Closed Loop Jitter

JPK

 

 

 

0.05

0.1

dB

Peaking

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

42

Rev. 0.5

Page 42
Image 42
Silicon Laboratories SI5316, SI5369, SI5365, SI5366, SI5367, SI5374, SI5375, SI5326, SI5327, SI5319 Device Skew, PLL Performance