SPRS292A − OCTOBER 2005 − REVISED NOVEMBER 2005
Table of Contents
revision history . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3 GDP and ZDP BGA packages (bottom view) . . . . . . . . . . . . 4 description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5 device characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 device compatibility . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 functional block and CPU (DSP core) diagram . . . . . . . . . . . 8 CPU (DSP core) description . . . . . . . . . . . . . . . . . . . . . . . . . . 9 memory map summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11 peripheral register descriptions . . . . . . . . . . . . . . . . . . . . . . . 12 signal groups description . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17 device configurations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20 terminal functions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23 development support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36 device support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37 CPU CSR register description . . . . . . . . . . . . . . . . . . . . . . . . 40 cache configuration (CCFG) register description . . . . . . . . 42 interrupt sources and interrupt selector . . . . . . . . . . . . . . . . 43 EDMA module and EDMA selector . . . . . . . . . . . . . . . . . . . . 44 PLL and PLL controller . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 46
EMIF big endian mode correctness . . . . . . . . . . . . . . . . 60 bootmode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61 reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
absolute maximum ratings over operating case temperature range . . . . . . . . . . . . . . . . . . . . . . . . . . 62
recommended operating conditions . . . . . . . . . . . . . . . . 62
electrical characteristics over recommended ranges of supply voltage and operating case temperature . 63
parameter measurement information . . . . . . . . . . . . . . . 64 signal transition levels . . . . . . . . . . . . . . . . . . . . . . . . . . 64 timing parameters and board routing analysis . . . . . . 66 input and output clocks . . . . . . . . . . . . . . . . . . . . . . . . . . . 68 asynchronous memory timing . . . . . . . . . . . . . . . . . . . . . 71
2 | POST OFFICE BOX 1443 • HOUSTON, TEXAS 77251−1443 |