General Release Specification — MC68HC05RC16

List of Figures

Figure

Title

Page

1-1 MC68HC05RC16 Block Diagram . . . . . . . . . . . . . . . . . . . . .18

1-228-Pin DIP Pinout. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .21

1-328-Pin SOIC Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .22

1-444-Pin PLCC Pinout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .22

1-5 Oscillator Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . .24

2-1 MC68HC05RC16 Memory Map . . . . . . . . . . . . . . . . . . . . . .28

2-2 I/O Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .29

3-1 Programming Model . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .33

3-2 Stacking Order . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .34

4-1 Interrupt Processing Flowchart. . . . . . . . . . . . . . . . . . . . . . .40

4-2 IRQ Function Block Diagram . . . . . . . . . . . . . . . . . . . . . . . .41

5-1 Reset Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .46

5-2 Reset and POR Timing Diagram . . . . . . . . . . . . . . . . . . . . .47

5-3 COP Watchdog Timer Location . . . . . . . . . . . . . . . . . . . . . .51

6-1 Stop Recovery Timing Diagram . . . . . . . . . . . . . . . . . . . . . .54

6-2 Stop/Wait Flowchart . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .56

7-1 Port B Pullup Option. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .58

7-2 I/O Circuitry . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .60

8-1 Core Timer Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . .62

8-2 Core Timer Control and Status Register (CTCSR) . . . . . . .63

8-3 Core Timer Counter Register (CTCR) . . . . . . . . . . . . . . . . .65

MC68HC05RC16 — Rev. 3.0

 

General Release Specification

 

 

 

MOTOROLA

List of Figures

11