Table of Contents

Section 8. Core Timer

8.1 Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .61

8.2 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .61

8.3 Core Timer Control and Status Register. . . . . . . . . . . . . . . . . .63

8.4 Core Timer Counter Register . . . . . . . . . . . . . . . . . . . . . . . . . .65

8.5 Computer Operating Properly (COP) Reset . . . . . . . . . . . . . . .66

8.6 Timer During Wait Mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .66

Section 9. Carrier Modulator Transmitter (CMT)

9.1 Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .67

9.2 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .67

9.3 Overview. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .68

9.4 Carrier Generator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .70

9.4.1 Time Counter. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .71

9.4.2Carrier Generator Data Registers

(CHR1, CLR1, CHR2, and CLR2) . . . . . . . . . . . . . . . . .72

9.5 Modulator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .74

9.5.1 Time Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .76

9.5.2 FSK Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .77

9.5.3 Extended Space Operation . . . . . . . . . . . . . . . . . . . . . . . . .78

9.5.3.1 End Of Cycle (EOC) Interrupt . . . . . . . . . . . . . . . . . . . . .79

9.5.3.2 Modulator Control and Status Register . . . . . . . . . . . . . .80

9.5.4Modulator Period Data Registers

(MDR1, MDR2, and MDR3) . . . . . . . . . . . . . . . . . . . . . .83

General Release Specification

 

MC68HC05RC16 — Rev. 3.0

 

 

 

8

Table of Contents

MOTOROLA