High-Speed I/O

Table 2-32: PM2 Pinout (Continued)

R

PM2 Pin

FPGA Pin

Pin Description

ML310 Schematic Net

FPGA Bank

VCCO

 

 

 

 

C1

W1

IO_L57N_3

PM_IO_53

2.5V

 

 

 

 

 

C2

Y1

IO_L57P_3

PM_IO_52

2.5V

 

 

 

 

 

C3

U4

IO_L85N_3

PM_IO_61

2.5V

 

 

 

 

 

C4

U5

IO_L85P_3

PM_IO_60

2.5V

 

 

 

 

 

C5

W5

IO_L50N_3

PM_IO_39

2.5V

 

 

 

 

 

C6

W6

IO_L50P_3

PM_IO_38

2.5V

 

 

 

 

 

C7

V5

IO_L55N_3

PM_IO_49

2.5V

 

 

 

 

 

C8

V6

IO_L55P_3

PM_IO_48

2.5V

 

 

 

 

 

C9

AE14

IO_L68P_4

PM_IO_74

2.5V

 

 

 

 

 

C10

AD14

IO_L68N_4

PM_IO_75

2.5V

 

 

 

 

 

C11

AB6

IO_L40P_3

PM_IO_20

2.5V

 

 

 

 

 

C12

AB5

IO_L40N_3

PM_IO_21

2.5V

 

 

 

 

 

C13

AC2

IO_L45P_3

PM_IO_28

2.5V

 

 

 

 

 

C14

AB2

IO_L45N_3

PM_IO_29

2.5V

 

 

 

 

 

C15

AD2

IO_L42P_3

PM_IO_14

2.5V

 

 

 

 

 

C16

AD1

IO_L42N_3

PM_IO_15

2.5V

 

 

 

 

 

C17

AH4

IO_L04P_3

PM_IO_4

2.5V

 

 

 

 

 

C18

AG3

IO_L04N_3

PM_IO_5

2.5V

 

 

 

 

 

C19

AF6

IO_L31P_3

PM_IO_8

2.5V

 

 

 

 

 

C20

AE5

IO_L31N_3

PM_IO_9

2.5V

 

 

 

 

 

D1

U1

IO_L90N_3

PM_IO_71

2.5V

 

 

 

 

 

D2

V1

IO_L90P_3

PM_IO_70

2.5V

 

 

 

 

 

D3

T7

IO_L86N_3

PM_IO_63

2.5V

 

 

 

 

 

D4

T8

IO_L86P_3

PM_IO_62

2.5V

 

 

 

 

 

D5

V2

IO_L60N_3

PM_IO_59

2.5V

 

 

 

 

 

D6

W2

IO_L60P_3

PM_IO_58

2.5V

 

 

 

 

 

D7

W3

IO_L52N_3

PM_IO_43

2.5V

 

 

 

 

 

D8

W4

IO_L52P_3

PM_IO_42

2.5V

 

 

 

 

 

D9

T9

IO_L59N_3

PM_IO_57

2.5V

 

 

 

 

 

D10

U9

IO_L59P_3

PM_IO_56

2.5V

 

 

 

 

 

D11

AG14

IO_L69P_4

PM_IO_76

2.5V

 

 

 

 

 

D12

AF14

IO_L69N_4

PM_IO_77

2.5V

 

 

 

 

 

D13

AA6

IO_L44P_3

PM_IO_26

2.5V

 

 

 

 

 

ML310 User Guide

www.xilinx.com

69

UG068 (v1.01) August 25, 2004

1-800-255-7778

 

Page 69
Image 69
Xilinx ML310 manual 32 PM2 Pinout