MC9S12DT128B Device User Guide — V01.07

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Internal Pull

 

 

 

 

 

Pin Name

Pin Name

Pin Name

Pin Name

Pin Name

 

Powered

Resistor

 

 

Description

Function 1

Function 2

Function 3

Function 4

Function 5

 

by

CTRL

Reset

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

State

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Always

 

Port E Input,

 

PE1

 

 

 

IRQ

 

 

VDDR

Up

 

 

 

 

 

 

Up

Maskable Interrupt

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Always

 

 

Port E Input, Non

 

PE0

 

XIRQ

 

 

VDDR

Up

 

 

 

 

Up

 

Maskable Interrupt

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PH7

KWH7

---

 

VDDR

PERH/

Disabled

 

Port H I/O, Interrupt

 

 

PPSH

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PH6

KWH6

---

 

VDDR

PERH/

Disabled

 

Port H I/O, Interrupt

 

 

PPSH

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PH5

KWH5

---

 

VDDR

PERH/

Disabled

 

Port H I/O, Interrupt

 

 

PPSH

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PH4

KWH4

---

 

VDDR

PERH/

Disabled

 

Port H I/O, Interrupt

 

 

PPSH

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PERH/

 

 

Port H I/O, Interrupt,

 

PH3

KWH3

 

SS1

 

VDDR

Disabled

 

 

 

PPSH

 

 

of SPI1

 

 

 

SS

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PH2

KWH2

SCK1

 

VDDR

PERH/

Disabled

 

Port H I/O, Interrupt,

 

 

PPSH

 

SCK of SPI1

 

 

 

 

 

 

 

 

 

 

 

 

 

PH1

KWH1

MOSI1

 

VDDR

PERH/

Disabled

 

Port H I/O, Interrupt,

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PPSH

 

 

MOSI of SPI1

 

PH0

KWH0

MISO1

 

VDDR

PERH/

Disabled

 

Port H I/O, Interrupt,

 

 

PPSH

 

MISO of SPI1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PERJ/

 

 

Port J I/O, Interrupt,

 

PJ7

KWJ7

TXCAN4

SCL

 

VDDX

Up

 

TX of CAN4, SCL of

 

 

PPSJ

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

IIC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PERJ/

 

 

Port J I/O, Interrupt,

 

PJ6

KWJ6

RXCAN4

SDA

 

VDDX

Up

 

RX of CAN4, SDA of

 

 

PPSJ

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

IIC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PJ[1:0]

KWJ[1:0]

 

 

VDDX

PERJ/

Up

 

Port J I/O, Interrupts

 

 

 

PPSJ

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PUCR/

 

 

Port K I/O,

 

PK7

 

 

ECS

ROMCTL

 

VDDX

Up

 

Emulation Chip

 

 

 

 

PUPKE

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Select, ROM Control

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PK[5:0]

XADDR[19:

 

 

VDDX

PUCR/

Up

Port K I/O, Extended

 

14]

 

 

 

 

 

PUPKE

Addresses

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PERM/

 

Port M I/O, BF slot

 

PM7

BF_PSLM

TXCAN4

 

VDDX

Disabled

mismatch pulse, TX

 

 

PPSM

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

of CAN4

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Port M I/O, BF illegal

 

PM6

BF_PERR

RXCAN4

 

VDDX

PERM/

Disabled

pulse/message

 

 

PPSM

format error pulse,

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

RX of CAN4

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Port M I/O, BF

 

PM5

BF_PROK

TXCAN0

TXCAN4

SCK0

 

VDDX

PERM/

Disabled

reception ok pulse,

 

 

PPSM

TX of CAN0, CAN4,

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SCK of SPI0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Port M I/O, BF sync

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PERM/

 

pulse (Rx/Tx) OK

 

PM4

BF_PSYN

RXCAN0

RXCAN4

MOSI0

 

VDDX

Disabled

pulse o/p, RX of

 

 

PPSM

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CAN0, CAN4, MOSI

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

of SPI0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

51

http://www.xinpian.net

提供单片机解密、IC解密、芯片解密业务 010-62245566 13810019655

Page 51
Image 51
Motorola MC9S12DG128B, MC9S12DT128B, MC9S12DB128B, MC9S12DJ128B manual PE1 IRQ Vddr