MC9S12DT128B Device User Guide — V01.07

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Internal Pull

 

 

 

 

 

 

Pin Name

Pin Name

Pin Name

Pin Name

Pin Name

 

Powered

Resistor

 

 

Description

Function 1

Function 2

Function 3

Function 4

Function 5

 

by

CTRL

Reset

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

State

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PERM/

 

 

Port M I/O, TX of BF,

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PM3

TX_BF

TXCAN1

TXCAN0

 

SS0

 

 

VDDX

Disabled

 

CAN1, CAN0, SS of

 

 

 

PPSM

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SPI0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PERM/

 

 

Port M I/O, RX of BF,

PM2

RX_BF

RXCAN1

RXCAN0

MISO0

 

 

VDDX

Disabled

 

CAN1, CAN0, MISO

 

 

PPSM

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

of SPI0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PM1

TXCAN0

TXB

 

 

 

 

VDDX

PERM/

Disabled

 

Port M I/O, TX of

 

 

 

 

PPSM

 

CAN0, RX of BDLC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PM0

RXCAN0

RXB

 

 

 

 

VDDX

PERM/

Disabled

 

Port M I/O, RX of

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PPSM

 

 

CAN0, RX of BDLC

PP7

KWP7

PWM7

 

 

 

 

VDDX

PERP/

Disabled

 

Port P I/O, Interrupt,

 

 

 

 

PPSP

 

Channel 7 of PWM

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PP6

KWP6

PWM6

 

 

 

VDDX

PERP/

Disabled

 

Port P I/O, Interrupt,

 

 

 

PPSP

 

Channel 6 of PWM

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PP5

KWP5

PWM5

 

 

 

 

VDDX

PERP/

Disabled

 

Port P I/O, Interrupt,

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PPSP

 

 

Channel 5 of PWM

PP4

KWP4

PWM4

 

 

 

 

VDDX

PERP/

Disabled

 

Port P I/O, Interrupt,

 

 

 

 

PPSP

 

Channel 4 of PWM

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PERP/

 

 

Port P I/O, Interrupt,

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PP3

KWP3

PWM3

 

SS1

 

 

 

VDDX

Disabled

 

Channel 3 of PWM,

 

 

 

 

PPSP

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SS of SPI1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PERP/

 

 

Port P I/O, Interrupt,

PP2

KWP2

PWM2

SCK1

 

 

 

VDDX

Disabled

 

Channel 2 of PWM,

 

 

 

PPSP

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SCK of SPI1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PERP/

 

 

Port P I/O, Interrupt,

PP1

KWP1

PWM1

MOSI1

 

 

 

VDDX

Disabled

 

Channel 1 of PWM,

 

 

 

PPSP

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MOSI of SPI1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PERP/

 

 

Port P I/O, Interrupt,

PP0

KWP0

PWM0

MISO1

 

 

 

VDDX

Disabled

 

Channel 0 of PWM,

 

 

 

PPSP

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MISO2 of SPI1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PERS/

 

 

Port S I/O,

 

of

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SS

PS7

 

SS0

 

 

 

 

VDDX

Up

 

 

 

 

 

 

PPSS

 

SPI0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PS6

SCK0

VDDX

PERS/

Up

 

Port S I/O, SCK of

PPSS

 

SPI0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PS5

MOSI0

VDDX

PERS/

Up

 

Port S I/O, MOSI of

PPSS

 

SPI0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PS4

MISO0

VDDX

PERS/

Up

 

Port S I/O, MISO of

PPSS

 

SPI0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PS3

TXD1

 

 

 

 

VDDX

PERS/

Up

 

Port S I/O, TXD of

 

 

 

 

PPSS

 

SCI1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PS2

RXD1

 

 

 

 

VDDX

PERS/

Up

 

Port S I/O, RXD of

 

 

 

 

PPSS

 

SCI1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PS1

TXD0

 

 

 

 

VDDX

PERS/

Up

 

Port S I/O, TXD of

 

 

 

 

PPSS

 

SCI0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PS0

RXD0

 

 

 

 

VDDX

PERS/

Up

 

Port S I/O, RXD of

 

 

 

 

PPSS

 

SCI0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PT[7:0]

IOC[7:0]

 

 

 

 

VDDX

PERT/

Disabled

 

Port T I/O, Timer

 

 

 

 

PPST

 

channels

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

52

http://www.xinpian.net

提供单片机解密、IC解密、芯片解密业务 010-62245566 13810019655

Page 52
Image 52
Motorola MC9S12DT128B PM3 Txbf TXCAN1 TXCAN0 SS0 Vddx, Ppsm SPI0 Perm, PM2 Rxbf RXCAN1 RXCAN0 MISO0 Vddx, CAN1, CAN0, Miso