Product Preview

DS21Q55

2. BLOCK DIAGRAM

A simplified block diagram showing the major components of the DS21Q55 is shown in Figure 4-1. Details are shown in subsequent figures. The block diagram is then divided into three functional blocks: LIU, framer, and backplane interface.

BLOCK DIAGRAM Figure 4-1

TRANSCEIVER #4

TRANSCEIVER #3

 

 

 

 

RCLKO

RNEGO

RPOSO

RCLKI

RNEGI

RPOSI

 

 

 

 

 

 

 

 

 

 

 

 

TRANSCEIVER #2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

RCLK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

RLOS/LOTC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

8.192MHz Clock

 

 

BPCLK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Synthesizer

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

HDLC/BOC

 

 

 

 

 

 

RLINK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

RLCLK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Controller

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Timing

 

 

 

RCHBLK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

RCHCLK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Control

 

 

 

 

 

 

Recovery I/FLineData/Clock TransmitI/FLine

 

 

 

Either transmit or receive path

 

 

 

 

 

 

 

 

 

DATA

 

 

 

 

 

 

 

RSER

 

 

RRING

Receive

 

 

 

 

 

MUX

 

Remote Loopback

 

 

 

 

 

 

Elastic

 

 

 

RSYSCLK

 

 

 

 

 

 

 

 

 

 

 

CLOCK

 

 

 

 

 

 

RSYNC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

RTIP

 

 

Jitter Attenuator

 

 

 

 

 

 

 

SYNC

 

 

 

Store

 

 

 

RMSYNC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Framer Loopback

 

Receive Side

 

 

 

Signaling Buffer

 

 

 

RSIG

 

 

 

Local Loopback

 

 

 

 

 

Framer

 

 

 

 

 

 

RSIGF

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

RFSYNC

 

 

 

 

 

 

 

 

Transmit Side

 

 

 

Sync Control

 

 

 

TSYNC

 

 

TRING

 

 

 

 

 

Formatter

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SYNC

 

 

 

 

 

 

 

TSSYNC

 

 

 

 

M U X

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CLOCK

 

 

 

Elastic

 

 

 

 

 

TTIP

 

 

 

 

 

 

 

 

 

 

TSYSCLK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DATA

 

 

 

Store

 

 

 

TSER

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

LOTC

 

 

 

 

Timing Control

 

 

 

TCHBLK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TCHCLK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MUX

 

 

 

 

 

 

 

 

 

 

 

VCO / PLL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Signaling Buffer

 

 

 

TSIG

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

HDLC/BOC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TLINK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Controller

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TLCLK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TCLK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

ESIBRD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

ESIB

 

ESIBS0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

ESIBS1

 

 

Common

 

LIUCI

TCLKI

TNEGI

TPOSI

TCLKO

TNEGO

TPOSO

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MCLK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

JTAG Port

 

Parallel Control Port (routed to all blocks)

 

 

 

MCLK1

MCLK2

 

 

 

 

 

 

 

JTDO

JTTST

JTMS

JTDI

JTCLK

D1/AD1 D0/AD0

D4/AD4 D3/AD3 D2/AD2

D7/AD7 D6/AD6 D5/AD5

A0

A1

A6 A5 A4 A3 A2

A7/ALE(AS)

TSTRST

CS2* CS3* CS4*

RD*(DS*) WR*(R/W*) BTS CS1*

MUX

INT*

 

 

 

 

 

 

 

 

 

 

 

 

 

13 of 248

 

 

 

 

 

 

 

 

 

012103

Please contact telecom.support@dalsemi.com or search http://www.maxim-ic.com for updated

information.

Page 13
Image 13
Maxim DS21Q55 specifications Block Diagram Figure