Motorola MVME2300 Series manual PCI Command/ Status Registers

Models: MVME2300 Series

1 282
Download 282 pages 44.49 Kb
Page 120
Image 120

2

Raven PCI Bridge ASIC

PCI Command/ Status Registers

Offset

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$04

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Bit

3

3

2

2

2

2

2

2

2

 

2

2

2

 

1

1

1

1

1

1

1

1

1

1

 

 

 

 

 

 

 

 

 

 

 

1

0

9

8

7

6

5

4

3

 

2

1

0

 

9

8

7

6

5

4

3

2

1

0

9

8

7

6

5

4

3

2

1

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Name

 

 

 

 

 

 

PSTAT

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PCOMM

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

RCVPE

SIGSE

RCVMA

RCVTA

SIGTA

SELTIM1

SELTIM0

DPAR

FAST

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SERR

 

PERR

 

 

 

MSTR

MEMSP

IOSP

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Operation

R/C

R/C

R/C

R/C

R/C

R

R

R/C

R

R

R

R

R

R

R

R

R

R

R

R

R

R

R

R/W

R

R/W

R

R

R

R/W

R/W

R/W

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reset

0

0

0

0

0

0

1

0

1

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

1

0

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

IOSP

 

 

IO Space Enable. If set, the Raven will respond to PCI

 

 

 

 

 

 

 

 

 

I/O accesses when appropriate. If cleared, the Raven will

 

 

 

 

 

 

 

 

 

not respond to PCI I/O space accesses.

 

 

 

 

 

 

 

 

 

 

 

MEMSP

Memory Space Enable. If set, the Raven will respond to

 

 

 

 

 

 

 

 

 

PCI memory space accesses when appropriate. If cleared,

 

 

 

 

 

 

 

 

 

the Raven will not respond to PCI memory space

 

 

 

 

 

 

 

 

 

 

 

 

accesses.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MSTR

 

Bus Master Enable. If set, the Raven may act as a master

 

 

 

 

 

 

 

 

 

on PCI. If cleared, the Raven may not act as a PCI master.

 

 

 

 

PERR

 

Parity Error Response. If set, the Raven will check

 

 

 

 

 

 

 

 

 

 

 

parity on all PCI transfers. If cleared, the Raven will

 

 

 

 

 

 

 

 

 

 

 

ignore any parity errors that it detects and will continue

 

 

 

 

 

 

 

 

 

normal operation.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SERR

 

System Error Enable. This bit enables the SERR∗ output

 

 

 

 

 

 

 

 

 

pin. If clear, the Raven will never drive SERR∗. If set, the

 

 

 

 

 

 

 

 

 

Raven will drive SERR∗ active when a system error is

 

 

 

 

 

 

 

 

 

 

detected.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

FAST

 

Fast Back-to-Back Capable. This bit indicates that the

 

 

 

 

 

 

 

 

 

Raven is capable of accepting fast back-to-back

 

 

 

 

 

 

 

 

 

 

 

 

 

transactions with different targets.

 

 

 

 

 

 

 

 

 

2-50

Computer Group Literature Center Web Site

Page 120
Image 120
Motorola MVME2300 Series manual PCI Command/ Status Registers