4

IP2 Chip

Table 4-3. IP2 Chip Memory Map - Control and Status Registers (Continued)

IP2 Chip Base Address = $FFFBC000

Register

Register Name

 

 

 

Register Bit Names

 

 

 

Offset

 

D7

D6

D5

D4

D3

D2

D1

D0

 

 

 

 

 

 

 

 

 

 

DMAC for IndustryPack b, request 0 or for IndustryPack a, request 1. This register set is referred to as DMACb in the text.

 

 

 

 

 

 

 

 

 

 

$38

DMA_b

0

DLBE

0

IPEND

CHANI

TBL

IPTO

DONE

 

STATUS

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$39

DMA_b INT

0

0

DINT

DIEN

DICLR

DIL2

DIL1

DIL0

 

CTRL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$3a

DMA ENABLE

0

0

0

0

0

0

0

DEN

 

 

 

 

 

 

 

 

 

 

$3b

RESERVED

0

0

0

0

0

0

0

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$3c

DMA_b CON-

DHALT

0

DTBL

ADMA

WIDTH1

WIDTH0

A_CH1

XXX

 

TROL 1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$3d

DMA_b CON-

INTE

0

DMAEI

DMAEO

ENTO

TOIP

0

0

 

TROL 2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$3e

RESERVED

0

0

0

0

0

0

0

0

 

 

 

 

 

 

 

 

 

 

$3f

RESERVED

0

0

0

0

0

0

0

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$40

DMA_b LB

LBA31

LBA30

LBA29

LBA28

LBA27

LBA26

LBA25

LBA24

 

ADDR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$41

DMA_b LB

LBA23

LBA22

LBA21

LBA20

LBA19

LBA18

LBA17

LBA16

 

ADDR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$42

DMA_b LB

LBA15

LBA14

LBA13

LBA12

LBA11

LBA10

LBA9

LBA8

 

ADDR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$43

DMA_b LB

LBA7

LBA6

LBA5

LBA4

LBA3

LBA2

LBA1

LBA0

 

ADDR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$44

DMA_b IP

0

0

0

0

0

0

0

0

 

ADDR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$45

DMA_b IP

IPA23

IPA22

IPA21

IPA20

IPA19

IPA18

IPA17

IPA16

 

ADDR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$46

DMA_b IP

IPA15

IPA14

IPA13

IPA12

IPA11

IPA10

IPA9

IPA8

 

ADDR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$47

DMA_b IP

IPA7

IPA6

IPA5

IPA4

IPA3

IPA2

IPA1

IPA0

 

ADDR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$48

DMA_b BYTE

0

0

0

0

0

0

0

0

 

CNT

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$49

DMA_b BYTE

BCNT23

BCNT22

BCNT21

BCNT20

BCNT19

BCNT18

BCNT17

BCNT16

 

CNT

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$4a

DMA_b BYTE

BCNT15

BCNT14

BCNT13

BCNT12

BCNT11

BCNT10

BCNT9

BCN8

 

CNT

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$4b

DMA_b BYTE

BCNT7

BCNT6

BCNT5

BCNT4

BCNT3

BCNT2

BCNT1

BCNT0

 

CNT

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$4c

DMA_b TBL

TA31

TA30

TA29

TA28

TA27

TA26

TA25

TA24

 

ADDR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$4d

DMA_b TBL

TA23

TA22

TA21

TA20

TA19

TA18

TA17

TA16

 

ADDR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$4e

DMA_b TBL

TA15

TA14

TA13

TA12

TA11

TA10

TA9

TA8

 

ADDR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

$4f

DMA_b TBL

TA7

TA6

TA5

TA4

TA3

TA2

TA1

TA0

 

ADDR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

4-14

Computer Group Literature Center Web Site

Page 250
Image 250
Motorola MVME172 manual Chani TBL