1

Board Description and Memory Maps

Table 1-7. VMEchip2 Memory Map (Sheet 2 of 3)

VMEchip2 LCSR Base Address = $FFF40000

OFFSET:

4C

50

54

58

5C

60

64

68

6C

70

74

78

7C

80

84

88

31

30

 

29

 

28

27

26

 

25

 

24

23

 

22

 

21

20

 

19

 

18

 

17

 

16

 

 

 

 

 

 

 

 

 

 

 

 

ARB

 

 

DMA

 

 

 

 

DMA

 

 

VME

 

 

 

 

 

 

 

 

 

 

 

 

 

BGTO

 

TIME OFF

 

TIME ON

 

 

GLOBAL

 

 

 

 

 

 

 

 

 

 

 

 

EN

 

 

 

 

TIMER

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TICK TIMER 1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TICK TIMER 1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TICK TIMER 2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TICK TIMER 2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SCON

 

SYS

 

BRD

PURS

CLR

 

BRD

 

RST

SYS

 

WD

 

WD

WD

 

TO

 

WD

 

WD

 

WD

 

 

 

 

FAIL

 

FAIL

STAT

PURS

 

FAIL

 

SW

RST

 

CLR

 

CLR

TO

 

BF

 

SRST

 

RST

 

 

 

 

 

 

 

 

STAT

 

STAT

 

OUT

 

EN

 

 

TO

 

CNT

STAT

 

EN

 

LRST

 

EN

 

EN

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PRE

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

31

30

 

29

 

28

27

26

 

25

 

24

23

 

22

 

21

20

 

19

 

18

 

17

 

16

 

AC

AB

 

SYS

 

MWP

PE

IRQ1E

 

TIC2

 

TIC1

VME

 

DMA

 

SIG3

SIG2

 

SIG1

 

SIG0

 

LM1

 

LM0

FAIL

IRQ

 

FAIL

 

BERR

IRQ

IRQ

 

IRQ

 

IRQ

IACK

 

IRQ

 

IRQ

IRQ

 

IRQ

 

IRQ

 

IRQ

 

IRQ

IRQ

 

 

IRQ

 

IRQ

 

 

 

 

 

 

IRQ

 

 

 

 

 

 

 

 

 

 

 

 

 

 

EN

EN

 

EN

 

EN

EN

EN

 

EN

 

EN

EN

 

EN

 

EN

EN

 

EN

 

EN

 

EN

 

EN

IRQ

IRQ

 

IRQ

 

IRQ

IRQ

IRQ

 

IRQ

 

IRQ

IRQ

 

IRQ

 

IRQ

IRQ

 

IRQ

 

IRQ

 

IRQ

 

IRQ

31

30

 

29

 

28

27

26

 

25

 

24

23

 

22

 

21

20

 

19

 

18

 

17

 

16

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CLR

CLR

 

CLR

 

CLR

CLR

CLR

 

CLR

 

CLR

CLR

 

CLR

 

CLR

CLR

 

CLR

 

CLR

 

CLR

 

CLR

IRQ

IRQ

 

IRQ

 

IRQ

IRQ

IRQ

 

IRQ

 

IRQ

IRQ

 

IRQ

 

IRQ

IRQ

 

IRQ

 

IRQ

 

IRQ

 

IRQ

31

30

 

29

 

28

27

26

 

25

 

24

23

 

22

 

21

20

 

19

 

18

 

17

 

16

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

AC FAIL

 

 

 

 

ABORT

 

 

 

 

 

SYS FAIL

 

 

 

 

MST WP ERROR

 

 

IRQ LEVEL

 

 

 

IRQ LEVEL

 

 

 

 

IRQ LEVEL

 

 

 

 

 

IRQ LEVEL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

VME IACK

 

 

 

 

DMA

 

 

 

 

 

SIG 3

 

 

 

 

 

 

SIG 2

 

 

 

 

IRQ LEVEL

 

 

 

IRQ LEVEL

 

 

 

 

IRQ LEVEL

 

 

 

 

 

IRQ LEVEL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SW7

 

 

 

 

SW6

 

 

 

 

 

SW5

 

 

 

 

 

 

SW4

 

 

 

 

IRQ LEVEL

 

 

 

IRQ LEVEL

 

 

 

 

IRQ LEVEL

 

 

 

 

 

IRQ LEVEL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SPARE

 

 

 

VME IRQ 7

 

 

 

 

VME IRQ 6

 

 

 

 

 

VME IRQ 5

 

 

 

 

IRQ LEVEL

 

 

 

IRQ LEVEL

 

 

 

 

IRQ LEVEL

 

 

 

 

 

IRQ LEVEL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

VECTOR BASE

 

 

VECTOR BASE

 

MST

 

SYS

 

AC

ABORT

 

 

 

 

 

 

 

 

 

 

 

 

 

IRQ

 

FAIL

 

FAIL

 

 

 

 

GPIOEN

 

 

 

REGISTER 0

 

 

REGISTER 1

 

 

 

 

 

 

 

 

 

 

 

 

 

EN

 

LEVEL

 

LEVEL

LEVEL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

8C

This sheet continues on facing page.

1-24

Computer Group Literature Center Web Site

Page 42
Image 42
Motorola MVME172 manual VMEchip2 Memory Map Sheet 2, Pre