Kawasaki 80C51, KS152JB, 80C152 technical specifications External clock Internal clock

Models: 80C51 KS152JB 80C152

1 120
Download 120 pages 28.28 Kb
Page 35
Image 35

KS152JB Universal Communications Controller Technical Specifications

Table 10:

 

 

 

backoff

 

 

preamble

Jam

Clock

contr

 

r

 

 

 

 

 

 

 

 

ol

r

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

a

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

a

 

 

 

 

 

 

 

 

d

 

 

 

 

 

 

 

 

 

 

 

 

w

c

 

 

 

 

 

 

 

 

 

 

 

 

 

 

e

i

 

 

 

w

 

 

N-Not available.

 

 

 

e

 

 

 

 

 

 

 

 

 

 

 

s

 

 

 

a

 

 

 

 

 

 

 

 

 

 

 

 

 

s

 

 

 

t

 

 

 

 

 

 

 

x

n

 

 

 

 

r

m

 

 

M-Mandatory.

n

lt

 

e

n

 

8

3

6

 

c

 

 

 

tr

d

 

 

O-Optional.

 

 

 

t

t

 

 

 

e

a

 

 

o

e

 

r

 

 

2

4

 

c

 

d

a

l

 

P-Normally Preferred

 

o

 

 

d

r

e

e

 

c

/

 

r

r

 

m

 

b

 

 

p

 

m

n

c

 

 

X-N/A

m

n

 

i

n

 

 

 

c

c

r

r

 

e

c

 

 

 

 

i

b

b

u

 

a

s

 

 

 

 

a

a

 

n

e

 

 

/

n

n

 

i

d

 

 

 

 

l

t

 

i

 

t

it

it

 

 

 

 

m

 

 

 

 

 

 

 

 

 

a

a

 

 

 

v

 

 

 

 

 

 

e

 

s

 

 

 

 

 

 

 

 

 

 

it

 

 

 

 

 

 

 

 

ti

 

 

 

 

 

 

 

l

l

 

 

 

e

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

c

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CRC: NONE

N

N

 

N

1

 

1

1

1

N

N

1

1

1

 

1

1

1

1

1

 

16-bit CCITT

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

O

O

O

O

 

O

O

O

O

O

O

O

O

 

O

1

1

O

O

 

32-bitAUTODIN II

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

O

O

O

O

 

O

O

O

O

O

O

O

O

 

O

1

1

O

O

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Half Duples

O

O

 

O

O

 

O

O

O

O

O

O

O

O

 

O

O

O

O

O

 

Full Duplex

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

N

N

N

O

 

O

O

O

N

N

O

O

O

 

O

N

N

N

P

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Acknowledge: None

O

O

 

O

O

 

O

O

O

O

O

O

O

O

 

O

O

O

O

O

 

Hardware

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

N

O

O

N

 

O

O

O

O

O

N

O

O

 

O

N

N

O

N

 

User defined.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

O

O

O

O

 

O

O

O

O

O

O

O

O

 

O

O

O

O

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Address recog: none

O

O

 

O

O

 

O

O

O

O

O

O

O

O

 

O

O

O

O

O

 

8-bit

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

O

O

O

O

 

O

O

O

O

O

O

O

O

 

O

1

1

O

O

 

16 bit

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

O

O

O

O

 

O

O

O

O

O

O

O

O

 

O

1

1

O

O

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Coll resol: Normal

X

N

 

N

N

 

O

O

O

O

O

N

O

O

 

O

O

N

M

N

 

Alternate

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

N

X

N

N

 

O

O

O

O

O

N

O

O

 

O

O

N

M

N

 

Deterministic

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

N

N

X

N

 

O

O

O

O

O

N

O

O

 

O

O

N

M

N

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Preamble: None

N

N

 

N

X

 

N

N

N

N

N

O

O

O

 

O

O

O

N

P

 

8-bit

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

O

O

 

O

N

 

X

N

N

O

O

O

O

O

 

O

1

1

O

O

 

32-bit

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

O

O

O

N

 

N

X

N

O

O

O

O

O

 

O

1

1

O

O

 

64-bit

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

O

O

O

N

 

N

N

X

O

O

O

O

O

 

O

N

N

O

O

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DC JAM

O

O

 

O

N

 

O

O

O

X

N

N

O

O

 

O

O

N

M

N

 

 

JAM

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CRC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

O

O

O

N

 

O

O

O

N

X

N

O

O

 

O

O

N

M

N

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

External clock

N

N

 

N

O

 

O

O

O

N

N

X

N

O

 

O

O

O

N

O

 

Internal clock

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

O

O

O

O

 

O

O

O

O

O

N

X

O

 

O

O

O

O

O

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Kawasaki LSI USA, Inc.

Page 35 of 120

Ver. 0.9 KS152JB2

Page 35
Image 35
Kawasaki 80C51, KS152JB, 80C152 technical specifications External clock Internal clock