Advance Information MC68HC908MR16/MC68HC908MR32 — Rev. 4.0
14 Table of Contents MOTOROLA
Table of Contents
12.4.3 Output Compare. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .230
12.4.3.1 Unbuffered Output Compare . . . . . . . . . . . . . . . . . . . . .230
12.4.3.2 Buffered Output Compare . . . . . . . . . . . . . . . . . . . . . . .231
12.4.4 Pulse-Width Modulation (PWM). . . . . . . . . . . . . . . . . . . . .232
12.4.4.1 Unbuffered PWM Signal Generation . . . . . . . . . . . . . . .233
12.4.4.2 Buffered PWM Signal Generation . . . . . . . . . . . . . . . . .234
12.4.4.3 PWM Initialization . . . . . . . . . . . . . . . . . . . . . . . . . . . . .234
12.5 Interrupts. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .236
12.6 Wait Mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .236
12.7 I/O Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .236
12.7.1 TIMB Clock Pin (PTD4/ATD12) . . . . . . . . . . . . . . . . . . . . .237
12.7.2 TIMB Channel I/O Pins
(PTE1/TCH0B–PTE2/TCH1B) . . . . . . . . . . . . . . . . . . .237
12.8 I/O Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .237
12.8.1 TIMB Status and Control Register . . . . . . . . . . . . . . . . . . .238
12.8.2 TIMB Counter Registers. . . . . . . . . . . . . . . . . . . . . . . . . . .240
12.8.3 TIMB Counter Modulo Registers . . . . . . . . . . . . . . . . . . . .241
12.8.4 TIMB Channel Status and Control Registers . . . . . . . . . . .242
12.8.5 TIMB Channel Registers . . . . . . . . . . . . . . . . . . . . . . . . . .245
Section 13. Serial Peripheral InterfaceModule (SPI)
13.1 Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .247
13.2 Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .248
13.3 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .248
13.4 Pin Name Conventions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .248
13.5 Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .249
13.5.1 Master Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .249
13.5.2 Slave Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .252
13.6 Transmission Formats . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .253
13.6.1 Clock Phase and Polarity Controls. . . . . . . . . . . . . . . . . . .253
13.6.2 Transmission Format When CPHA = 0 . . . . . . . . . . . . . . .253
13.6.3 Transmission Format When CPHA = 1 . . . . . . . . . . . . . . .255
13.6.4 Transmission Initiation Latency . . . . . . . . . . . . . . . . . . . . .256