MC68HC908MR16/MC68HC908MR32 — Rev. 4.0 Advance Information
MOTOROLA List of Figures 21
Advance Information — MC68HC908MR16/MC68HC908MR32
List of Figures
Figure Title Page
1-1 MCU Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .32
1-2 64-Pin QFP Pin Assignments. . . . . . . . . . . . . . . . . . . . . . . .33
1-3 56-Pin SDIP Pin Assignments . . . . . . . . . . . . . . . . . . . . . . .34
1-4 Power Supply Bypassing . . . . . . . . . . . . . . . . . . . . . . . . . . .35
2-1 Memory Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .41
2-2 Control, Status, and Data Registers Summary . . . . . . . . . .42
4-1 FLASH Control Register (FLCR) . . . . . . . . . . . . . . . . . . . . .59
4-2 FLASH Programming Flowchart. . . . . . . . . . . . . . . . . . . . . .63
4-4 FLASH Block Protect Start Address. . . . . . . . . . . . . . . . . . .65
4-3 FLASH Block Protect Register (FLBPR) . . . . . . . . . . . . . . .65
5-1 Configuration Register (CONFIG) . . . . . . . . . . . . . . . . . . . .68
6-1 CPU Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .72
6-2 Accumulator (A) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .73
6-3 Index Register (H:X). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .73
6-4 Stack Pointer (SP) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .74
6-5 Program Counter (PC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . .75
6-6 Condition Code Register (CCR). . . . . . . . . . . . . . . . . . . . . .75
7-1 SIM Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .91
7-2 CGM Clock Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .92
7-3 External Reset Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . .94
7-4 Sources of Internal Reset. . . . . . . . . . . . . . . . . . . . . . . . . . .95
7-5 Internal Reset Timing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .95
7-6 POR Recovery . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .96
7-7 Interrupt Entry. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .99
7-8 Interrupt Processing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .100
7-9 Interrupt Recovery . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .101