8

7

6

5

4

3

2

1

Copyright 2002 Intel Corporation

 

 

R205

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DC3P3V

Pg.2

{6}

SA_A0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

U1A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R237

22.1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

{6}

SA_A1

R238

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

{6,15}

SA_nPWAIT

R1

 

 

 

22.1

 

 

 

 

 

 

Intel PXA250 Processor

 

 

 

 

 

 

 

{5,6}

SA_A2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

100K

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R239

22.1

 

 

 

 

G1

A_0

 

 

 

 

 

D_0

N4

SA_D0

{4,5,6,7}

 

 

 

 

 

{5,6}

SA_A3

 

 

 

 

 

 

 

 

 

 

 

 

 

R2

 

 

 

 

 

 

H2

 

 

 

 

 

M5

 

 

 

 

 

 

22.1

R240

 

 

 

 

A_1

 

 

 

 

 

D_1

SA_D1

{4,5,6,7}

{6,15}

SA_nIOIS16

 

 

 

 

 

 

 

 

H1

 

 

 

 

 

L5

 

 

{5,7}

SA_A4

 

 

 

 

 

A_2

 

 

 

 

 

D_2

SA_D2

{4,5,6,7}

 

 

 

100K

 

 

 

 

 

 

H6

 

 

 

 

 

T6

 

 

 

 

D

 

R241

22.1

 

 

 

 

A_3

 

 

 

 

 

D_3

SA_D3

{4,5,6,7}

 

 

 

 

D

 

 

 

 

 

J6

 

 

 

 

 

N6

 

 

 

 

{5,7}

SA_A5

 

 

 

 

 

A_4

 

 

 

 

 

D_4

SA_D4

{4,5,6,7}

 

 

 

R3

 

 

 

 

 

 

J5

 

 

 

 

 

T7

 

 

 

 

 

 

22.1

R242

 

 

 

 

A_5

 

 

 

 

 

D_5

SA_D5

{4,5,6,7}

{15}

 

SA_RDY

 

 

 

 

 

 

 

 

J3

 

 

 

 

 

M6

 

 

 

{5,7}

SA_A6

 

 

 

 

 

A_6

Address and Data Buses

D_6

SA_D6

{4,5,6,7}

 

 

 

100K

 

 

 

 

 

 

J1

M7

 

 

 

 

 

 

R243

22.1

 

 

 

 

A_7

D_7

SA_D7

{4,5,6,7}

 

 

 

R4

 

 

 

 

 

 

 

K1

 

 

 

 

 

M9

 

 

 

 

{5,7}

SA_A7

 

 

 

 

 

A_8

 

 

 

 

 

D_8

SA_D8

{4,5,6,7}

 

 

 

 

 

 

 

 

 

K2

 

 

 

 

 

T10

 

 

 

 

 

 

 

22.1

R244

 

 

 

 

A_9

 

 

 

 

 

D_9

SA_D9

{4,5,6,7}

{10,12,15}

SA_I2C_SCL

4.99K

 

 

 

 

 

 

 

K5

 

 

 

 

 

R9

 

{5,7}

SA_A8

 

 

 

 

 

A_10

 

 

 

 

 

D_10

SA_D10

{4,5,6,7}

 

 

 

 

 

 

 

 

 

K6

 

 

 

 

 

T11

 

 

 

 

 

 

 

R245

22.1

 

 

 

 

A_11

 

 

 

 

 

D_11

SA_D11

{4,5,6,7}

 

 

 

R5

 

 

 

 

 

 

 

L1

 

 

 

 

 

P11

 

 

 

 

{5,7}

SA_A9

 

 

 

 

 

A_12

 

 

 

 

 

D_12

SA_D12

{4,5,6,7}

 

 

 

 

 

 

 

 

 

L3

 

 

 

 

 

N10

 

 

 

 

 

 

 

22.1

R246

 

 

 

 

A_13

 

 

 

 

 

D_13

SA_D13

{4,5,6,7}

{10,12,15}

SA_I2C_SDA

 

 

 

 

 

 

 

 

M1

 

 

 

 

 

T12

 

 

{4,5,7}

SA_A10

 

 

 

 

 

A_14

 

 

 

 

 

D_14

SA_D14

{4,5,6,7}

 

 

 

4.99K

 

 

 

 

 

 

M3

 

 

 

 

 

M10

 

 

 

 

 

 

R247

22.1

 

 

 

 

A_15

 

 

 

 

 

D_15

SA_D15

{4,5,6,7}

 

 

 

 

 

 

 

 

 

 

N3

 

 

 

 

 

H3

 

 

 

 

 

{4,5,7}

SA_A11

 

 

 

 

 

A_16

 

 

 

 

 

D_16

SA_D16

{4,5,7}

 

 

 

 

R137

 

 

 

 

 

 

P1

 

 

 

 

 

H5

 

 

 

 

 

 

 

22.1

R248

 

 

 

 

A_17

 

 

 

 

 

D_17

SA_D17

{4,5,7}

 

{6}

 

SA_nCS_1

 

 

 

 

 

 

 

 

R1

 

 

 

 

 

J4

 

 

 

 

{4,5,7}

SA_A12

 

 

 

 

 

A_18

 

 

 

 

 

D_18

SA_D18

{4,5,7}

 

 

 

 

100K

 

 

 

 

 

 

P2

 

 

 

 

 

K3

 

 

 

 

 

 

 

R249

22.1

 

 

 

 

A_19

 

 

 

 

 

D_19

SA_D19

{4,5,7}

 

 

 

 

 

 

 

 

 

 

 

 

R3

 

 

 

 

 

L4

 

 

 

 

 

 

{4,5,7}

SA_A13

 

 

 

 

 

A_20

 

 

 

 

 

D_20

SA_D20

{4,5,7}

 

 

 

 

R263

 

 

 

 

 

 

T4

 

 

 

 

 

M2

 

 

 

 

 

 

 

22.1

R250

 

 

 

 

A_21

 

 

 

 

 

D_21

SA_D21

{4,5,7}

 

{6}

 

SA_nCS_2

 

 

 

 

 

 

 

 

R5

 

 

 

 

 

N1

 

 

 

 

{4,5,7}

SA_A14

 

 

 

 

 

A_22

 

 

 

 

 

D_22

SA_D22

{4,5,7}

 

 

 

 

100K

 

 

 

 

 

 

P5

 

 

 

 

 

T3

 

 

 

 

 

 

 

R251

22.1

 

 

 

 

A_23

 

 

 

 

 

D_23

SA_D23

{4,5,7}

 

 

 

 

 

 

 

 

 

 

 

 

T5

 

 

 

 

 

P6

 

 

 

 

 

 

{4,5,7}

SA_A15

 

 

 

 

 

A_24

 

 

 

 

 

D_24

SA_D24

{4,5,7}

 

 

 

 

R264

 

 

 

 

 

 

P4

 

 

 

 

 

R7

 

 

 

 

 

 

 

22.1

R252

 

 

 

 

A_25

 

 

 

 

 

D_25

SA_D25

{4,5,7}

 

{6,15}

SA_nCS_3

 

 

 

 

 

 

 

 

 

 

 

 

 

 

P7

 

 

 

{4,5,7}

SA_A16

 

 

 

 

 

 

 

 

 

 

 

 

D_26

SA_D26

{4,5,7}

 

 

 

 

100K

 

 

 

 

 

 

 

 

 

 

 

 

 

P8

 

 

 

 

 

C

 

R253

22.1

 

 

 

 

 

 

 

 

 

 

 

D_27

SA_D27

{4,5,7}

 

 

 

 

 

C

 

 

 

 

 

 

 

 

 

 

 

 

 

L8

 

 

 

 

 

 

{4,5,7}

SA_A17

 

 

 

 

 

 

 

 

 

 

 

 

D_28

SA_D28

{4,5,7}

 

 

 

 

R265

 

 

 

 

 

 

 

 

 

 

 

 

 

P10

 

 

 

 

 

 

 

22.1

R254

 

 

 

 

 

 

 

 

 

 

 

D_29

SA_D29

{4,5,7}

 

{6,15}

SA_nCS_4

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R11

 

 

 

{4,5,7}

SA_A18

 

 

 

 

 

 

 

 

 

 

 

 

D_30

SA_D30

{4,5,7}

 

 

 

 

10K

 

 

 

 

 

 

D11

 

 

 

 

 

 

P12

 

 

 

 

 

 

 

R255

22.1

 

{10,12,15}

SA_I2C_SCL

SCL

I2C

 

 

 

 

D_31

SA_D31

{4,5,7}

 

 

 

 

 

 

 

 

 

A11

 

 

 

 

 

 

 

 

 

 

 

{4,5,7}

SA_A19

 

 

{10,12,15}

SA_I2C_SDA

SDA

 

 

 

 

 

 

 

 

 

 

 

 

 

R266

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

{6,15}

SA_nCS_5

 

 

 

22.1

R256

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

C12

UDCP

 

 

 

 

 

 

 

 

 

 

 

10K

 

{4,5,7}

SA_A20

 

 

{9}

 

SA_UDCP

 

USB Ch

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

B12

 

 

 

 

N8

SA_nCS_0

{6,15}

 

 

 

 

 

 

 

R257

22.1

 

{9}

 

SA_UDCN

UDCN

 

 

 

nCS_0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

T8

 

 

 

 

 

 

{4,5,7}

SA_A21

 

 

 

 

 

 

 

 

 

 

nCS_1_GPIO15

SA_nCS_1

{6}

 

 

 

 

R267

 

 

 

 

 

 

C15

 

 

 

 

P9

 

 

 

 

 

 

 

22.1

R258

 

{9}

 

IR_TXD

IR_TXD_GPIO47

IrDA Ch

nCS_2_GPIO78

SA_nCS_2

{6}

 

{6,15} SA_nPCE_1

 

 

{4,5,7}

 

 

 

B15

T9

 

100K

 

SA_A22

 

 

{9}

 

IR_RXD

 

IR_RXD_GPIO46

 

 

nCS_3_GPIO79

R13

SA_nCS_3

{6,15}

 

 

 

 

 

 

 

R259

22.1

 

 

 

 

 

 

 

 

 

nCS_4_GPIO80

SA_nCS_4

{6,15}

 

 

 

 

 

 

 

 

 

 

 

 

B14

 

 

 

 

T13

 

 

 

 

 

 

{4,5,7}

SA_A23

 

 

{11}

 

SA_BT_RTS

BT_RTS_GPIO45

 

 

nCS_5_GPIO33

SA_nCS_5

{6,15}

 

 

 

 

R268

 

 

 

 

A15

 

 

 

 

 

 

 

 

 

 

22.1

R260

 

{11}

 

SA_BT_CTS

BT_CTS_GPIO44

 

BT Ch

 

 

 

 

 

 

 

 

{6,15}

SA_nPCE_2

 

 

 

 

 

 

D13

 

 

 

 

 

 

 

 

 

 

 

{4,5,7}

SA_A24

 

 

{11,15}

 

SA_BT_TXD

BT_TXD_GPIO43

 

 

 

 

 

 

 

 

 

 

 

 

100K

 

 

 

 

B13

 

 

 

 

 

M8

SA_DQM_0

{4,7}

 

 

 

 

 

 

 

R261

22.1

 

{11,15}

 

SA_BT_RXD

BT_RXD_GPIO42

 

 

 

 

DQM_0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

B1

 

 

 

 

 

 

{6,7}

SA_A25

 

 

 

 

 

 

 

 

 

 

 

 

DQM_1

SA_DQM_1

{4,7}

 

 

 

 

R269

 

 

 

 

 

 

B9

 

 

 

 

 

 

B2

 

 

 

 

 

 

 

22.1

 

 

 

 

 

EXTCLK_GPIO27

 

 

 

 

DQM_2

SA_DQM_2

{4,7}

 

{6,15} SA_RD_nWR

 

 

 

 

 

 

 

 

 

E9

 

 

 

 

L7

 

 

 

 

 

 

R10

 

 

 

 

SFRM_C_GPIO24

 

 

 

 

DQM_3

SA_DQM_3

{4,7}

 

 

 

 

100K

 

 

 

 

 

 

 

 

F9

 

 

 

 

 

 

 

 

 

 

 

{11}

RADIO_RI

 

 

 

 

 

SCLK_C_GPIO23

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

0

 

 

 

 

D9

 

 

 

 

 

F1

SA_nSDCS_0

 

{4,7}

 

 

 

 

 

 

 

 

 

R9

 

 

 

TXD_C_GPIO25

SSP Ch

 

 

nSDCS_0

 

 

 

 

 

R281

 

 

{11}

RADIO_DTR

 

 

 

 

A9

 

 

G6

 

{3,12} nCHRGR_PRESENT

 

 

 

0

 

 

 

 

RXD_C_GPIO26

 

 

 

 

nSDCS_1

G3

SA_nSDCS_2

 

{6}

 

 

 

 

 

R8

 

 

 

 

 

 

 

 

 

 

nSDCS_2

 

 

 

 

 

100K

 

B

 

 

 

 

 

D14

 

 

 

 

 

 

F2

 

 

 

 

 

B

{11} RADIO_DSR

 

 

 

 

 

MMCCMD

 

MMC

 

 

nSDCS_3

 

 

 

 

 

 

 

 

 

0

 

 

 

 

B16

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R7

 

 

 

MMCDAT

 

 

 

 

 

 

 

 

 

 

 

 

R272

 

 

 

 

 

 

 

H14

 

 

 

 

 

E4

SA_SDCKE_0

{15}

 

 

 

 

 

 

{11} RADIO_DCD

 

 

 

 

 

MMCCLK_GPIO6

 

 

 

 

SDCKE_0

 

 

 

 

 

 

 

0

 

 

 

F14

 

 

 

 

E3

 

 

 

 

 

 

 

 

R6

 

 

 

 

MMCCS0_GPIO8

 

 

 

 

SDCKE_1

SA_SDCKE_1

{4,6}

 

{3,6,15} MBGNT_CF_IRQ

 

 

 

 

 

 

 

 

B6

 

 

 

 

 

 

4.99K

 

 

{11}

MMC_WP

 

 

 

 

 

nMMCCD_GPIO12

 

 

 

 

D2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

0

 

 

 

 

 

 

 

 

 

 

 

 

SDCLK_0

SA_SDCLK_0

 

{5,15}

 

 

 

 

 

 

 

 

 

 

 

 

 

B10

 

 

 

 

 

 

F5

 

 

 

 

 

 

 

 

 

 

 

 

{10}

SA_FF_RI

FF_RI_GPIO38

 

FF Ch

Control

 

SDCLK_1

SA_SDCLK_1

 

{4,7}

 

 

 

 

 

 

 

 

 

 

 

A12

 

 

D1

 

 

 

 

 

 

 

 

 

DNI

0

 

{10}

 

SA_FF_DTR

FF_DTR_GPIO40

 

 

nSDRAS

SA_nSDRAS

{4,6,7}

 

 

 

 

 

 

 

 

 

 

F8

 

 

 

F3

 

 

 

 

 

 

 

 

 

R148

 

{10}

 

SA_FF_DCD

B11

FF_DCD_GPIO36

 

 

 

 

SDCLK_2

 

SA_SDCLK_2

 

{6}

 

 

 

 

 

 

{11} RADIO_RXD_C

 

 

{10}

 

SA_FF_DSR

F10

FF_DSR_GPIO37

 

 

 

 

 

E1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R12

47.5

{10}

SA_FF_RTS

A14

FF_RTS_GPIO41

 

 

Memory

 

nSDCAS

 

SA_nSDCAS

{4,5,6,7}

 

 

 

 

 

 

 

 

{10}

SA_FF_CTS

FF_CTS_GPIO35

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R11

E13

 

 

 

 

 

G5

SA_nOE

{5,7}

 

 

 

 

 

 

 

 

 

 

{10,15}

 

SA_FF_TXD

FF_TXD_GPIO39

 

 

 

 

nOE

 

 

 

 

 

 

 

 

 

 

 

A13

 

 

 

 

G4

 

 

 

 

 

 

 

{11}

SA_MMCMD

 

 

{10,15}

 

SA_FF_RXD

FF_RXD_GPIO34

 

 

 

 

nWE

SA_nWE

{4,5,6,7,10}

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

{11}

SA_MMDAT

 

 

{6,15}

 

SA_nPOE

P13

nPOE_GPIO48

 

 

 

 

RD_nWR

D3

SA_RD_nWR

 

{6,15}

 

 

 

 

 

 

 

 

 

 

T14

 

 

 

 

C1

 

 

 

 

 

 

 

 

 

 

47.5

R13

{6,15}

 

SA_nPWE

nPWE_GPIO49

 

Interface

 

RDY_GPIO18

SA_RDY

{15}

 

 

 

 

 

 

 

{11}

MMC_CS0

 

T15

 

 

 

 

 

 

 

 

 

 

 

 

{6,15}

SA_nPCE_1

nPCE_1_GPIO52

 

DVAL_1_GPIO22

 

GPIO_22

{10,11}

 

 

 

 

 

 

 

{11} SA_MMCCLK

 

 

{6,15}

 

SA_nPIOR

R15

nPIOR_GPIO50

 

 

 

 

 

N15

GPIO_21

{10,11}

 

 

 

 

 

 

 

 

 

 

47.5

{6,15}

 

SA_nPIOW

P14

nPIOW_GPIO51

 

 

DVAL_0_GPIO21

M12

 

 

 

 

 

 

 

 

 

 

 

{6,15}

 

SA_nPCE_2

R16

nPCE_2_GPIO53

 

CARD

DREQ_0_GPIO20

N12

GPIO_20

{10,11}

 

 

 

 

 

 

 

 

 

 

 

 

P16

 

N14

 

 

 

 

 

 

{11,13} nMMC_DETECT

 

 

{15}

SA_PSKTSEL

PSKTSEL_GPIO54

DREQ_1_GPIO19

GPIO_19

{10,11}

 

 

 

 

 

 

 

 

M13

 

 

 

 

 

 

 

 

 

 

 

 

{6,15}

SA_nPREG

nPREG_GPIO55

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A

 

 

 

 

{6,15}

SA_nPWAIT

N16

nPWAIT_GPIO56

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A

 

 

 

 

M16

 

 

 

 

 

D10

SA_nAC97_RESET {8}

 

 

 

 

 

 

 

 

 

{6,15}

SA_nIOIS16

nI0IS16_GPIO57

 

AC97

 

nAC97_RESET

 

 

 

 

 

 

 

 

 

 

 

 

 

E11

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SYNC_GPIO31

SA_SYNC

{8}

 

 

 

 

 

 

 

 

 

 

 

 

 

 

F15

 

 

 

 

 

A10

 

 

 

 

 

 

 

 

 

 

 

 

 

 

NC1

 

 

SDATA_OUT_GPIO30

SA_SDATA_OUT {8}

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D16

 

 

E10

 

 

 

 

 

 

 

 

 

 

 

 

 

 

NC2

 

 

SDATA_IN0_GPIO29

SA_SDATA_IN

{8}

 

 

 

 

 

 

 

 

 

 

 

 

 

 

E15

 

 

C9

 

 

 

 

 

 

 

 

 

 

 

 

 

 

NC3

 

 

 

BITCLK_GPIO28

SA_BITCLK

{8}

PXA250 Processor Reference Design

 

 

 

 

 

 

 

 

 

 

E16

 

 

 

 

 

 

 

 

 

 

 

 

 

 

NC4

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

F16

 

 

 

 

 

 

E12

SA_PWM_0 {13}

 

 

 

 

 

 

 

 

 

 

 

 

 

 

NC5

 

 

 

PWM_0_GPIO16

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Pulse Width

 

 

 

 

 

Size

 

 

 

 

Rev

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

B

 

 

 

 

2.07

 

 

 

 

PXA250_MBGA256

Date:

Tuesday, February 05, 2002

Sheet

2

of

16

 

 

 

 

 

8

7

6

5

4

3

2

 

 

1

 

Page 107
Image 107
Intel PXA250 and PXA210 manual Pg.2

PXA250 and PXA210 specifications

The Intel PXA250 and PXA210 processors, part of the Intel XScale architecture, were introduced in the early 2000s, targeting mobile and embedded applications. They are known for their low power consumption, high performance, and advanced multimedia capabilities, making them suitable for a wide range of devices, including PDAs, smartphones, and other portable computing devices.

The PXA250, which operates at clock speeds ranging from 400 MHz to 624 MHz, features a superscalar architecture that allows it to issue multiple instructions per clock cycle. This enhances the overall performance for demanding applications while maintaining low power usage. It supports a variety of peripheral interfaces, including USB, Ethernet, and various memory types, which contributes to its versatility in different product designs.

One of the key technologies in the PXA250 is the integrated Intel Smart Repeat Technology, which optimizes data processing, thereby reducing the amount of power consumed during operation. This feature is particularly important for battery-powered devices, as it extends the overall battery life, allowing for longer usage times in mobile environments. Additionally, the PXA250 includes a dedicated graphics acceleration unit, which enables enhanced graphics and multimedia performance suited to modern applications at the time.

In contrast, the PXA210 is a more entry-level processor, aimed at cost-sensitive applications. Operating at lower clock speeds, typically around 200 MHz to 400 MHz, it forgoes some of the advanced performance features of the PXA250 while still offering a good balance of performance and power efficiency. The PXA210 is less complex, making it suitable for simpler devices that do not require the extensive capabilities of the PXA250.

Both processors utilize the Intel XScale architecture, which is based on the ARM instruction set. They are built on a 0.13-micron process technology, enabling higher density and lower power consumption compared to their predecessors. With integrated memory controllers and bus interfaces, they facilitate efficient data handling and connectivity options.

In summary, both the Intel PXA250 and PXA210 processors played a crucial role in the evolution of mobile computing by providing powerful processing capabilities with energy efficiency. Their features and technologies enabled device manufacturers to create innovative products that catered to the growing demand for portable devices during that era.