Texas Instruments MSP50C614 manual Figure B±1. MSP50C604 Block Diagram

Models: MSP50C614

1 414
Download 414 pages 24.44 Kb
Page 406
Image 406

Architecture

Figure B±1. MSP50C604 Block Diagram

 

 

 

V SS

V DD

V PP

 

 

 

 

 

 

 

 

5

5

 

 

 

 

 

 

SCAN IN

Scan Interface

Power

 

(P614 only)

 

 

 

 

SCAN OUT

Break Point

 

 

 

 

 

 

 

 

 

 

(EP) ROM

32k x (16 + 1) bit

 

 

 

 

 

Emulation

 

 

 

 

SCANCLK

 

 

 

 

 

 

 

 

 

OTP Program

Test±Area

0x0000 to

 

 

 

 

 

Serial Comm.

(reserved)

0x07FF

 

 

 

 

 

 

 

 

 

 

 

SYNC

 

 

User ROM

0x0800 to

 

 

 

 

 

 

 

 

 

 

 

TEST

(C604 only)

 

 

 

0x7FEF

G port I/0

 

 

 

PGM PULSE

 

 

INT vectors

0x7FF0 to

 

 

 

(P614 only)

 

 

 

 

 

 

 

0x7FFF

DATA

0x10

 

 

 

 

 

 

 

 

 

PG 0

 

 

 

 

 

 

 

 

 

 

 

 

Core

 

 

 

 

Control

0x14

 

 

DAC P

DAC

0x30

 

 

 

 

 

 

 

 

Instr. Decoder

 

 

 

 

 

 

DAC M

32 Ohm PDM

 

 

C port I/0

 

 

 

PCU

Prog. Counter Unit

DATA

0x10

/8

PC 0..7

 

 

 

 

 

 

CU

Computational Unit

RESET

Initialization

Control

0x14

 

 

RTOTRIM Register

0x2F

 

 

 

 

 

 

 

Logic

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TIMER1

PRD1

TIM1

Comparator

 

 

 

OSC Reference

 

 

0x3A

 

0x3B

1 bit: PD5vs. PD4

 

 

TIMER2

PRD2

TIM2

 

+

±

 

 

 

 

 

 

 

Resistor

 

 

 

0x3E

 

0x3F

 

 

 

 

 

 

 

D port I/0

 

 

 

 

 

DAC Data/Control

 

 

 

 

 

Trimmed

 

 

 

 

 

 

 

 

 

 

ControlData

 

 

 

INRDY/PD0

 

32 kHz nominal

 

 

DATA

0x18

 

 

 

 

0x34

0x30

 

 

 

 

 

 

 

 

 

 

OUTRDY/PD1

 

 

 

Clock Control

0x3D

Control

0x1C

 

 

 

 

 

STROBE/PD2

OSCIN

or

 

Gen. Control

0x38

 

 

 

 

 

 

 

R/WZ/PD3

or

Interrupt Processor

 

 

 

OSCOUT

 

 

 

 

PD4

 

 

 

FLAG

MASK

 

 

 

 

 

 

 

 

0x39

 

0x38

 

 

 

PD5

 

Crystal

 

DMAU

Data Mem. Addr.

 

 

 

 

 

 

 

 

PD6

 

Referenced

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PD7

 

32.768 kHz

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

RAM

640 x 17 bit

 

 

 

 

 

PLL

PLL Filter

(data)

 

 

0x0000 to

 

 

 

 

 

 

 

0x027F

 

 

 

 

 

 

 

 

 

 

 

 

 

 

B-4

 

 

 

 

 

 

 

 

 

 

 

Page 406
Image 406
Texas Instruments MSP50C614 manual Figure B±1. MSP50C604 Block Diagram