Texas Instruments TMS380C26 Memory bus timing clocks, MRAS, MCAS, and MAL to Address, Mromen MAL

Models: TMS380C26

1 92
Download 92 pages 8.25 Kb
Page 38
Image 38

TMS380C26

NETWORK COMMPROCESSOR

SPWS010A±APRIL 1992±REVISED MARCH 1993

PARAMETER MEASUREMENT INFORMATION

memory bus timing: clocks, MRAS, MCAS, and MAL to ADDRESS

tM is the cycle time of one-eighth of a local memory cycle (31.25 ns minimum)

NO.

 

 

 

 

 

 

 

PARAMETER

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MIN

MAX

UNIT

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Setup time of row address on MADL0±MADL7, MAXPH, and MAXPL before

 

 

 

 

 

no longer

 

 

 

15

MRAS

1.5tM ± 11.5

 

ns

high

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

16

Hold time of row address on MADL0±MADL7, MAXPH, and MAXPL after

 

 

 

 

 

 

 

no longer high

tM ± 6.5

 

ns

MRAS

 

 

 

17

Delay time from

 

 

 

 

no longer high to

 

 

no longer high in the next memory cycle

8tM

 

ns

MRAS

MRAS

 

18

Pulse duration of

 

 

 

 

low

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

4.5tM ± 9

 

ns

MRAS

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

19

Pulse duration of

 

 

 

 

high

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

3.5tM ± 9

 

ns

MRAS

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

20

Setup time of column address

(MADL0±MADL7,

 

MAXPH,

and

MAXPL)

and

status

0.5tM ± 9

 

ns

(MADH0±MADH7) before MCAS no longer high

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

21

Hold time of column address

(MADL0±MADL7,

MAXPH,

and

MAXPL)

and

status

tM ± 9

 

ns

(MADH0±MADH7) after MCAS low

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

22

Hold time of column address

(MADL0±MADL7,

MAXPH,

and

MAXPL)

and

status

2.5tM ± 6.5

 

ns

(MADH0±MADH7) after MRAS no longer high

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

23

Pulse duration of

 

 

 

 

low

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

3tM ± 9

 

ns

MCAS

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

24

Pulse duration of

 

 

 

 

high, refresh cycle follows read or write cycle

 

 

 

 

 

 

 

 

 

 

 

 

 

2tM ± 9

 

ns

MCAS

 

 

 

 

 

 

 

 

 

 

 

 

 

 

25

Hold time of row address on MAXL0±MAXL7, MAXPH, and MAXPL after

 

 

 

 

 

low

 

1.5tM ± 9

 

ns

MAL

 

 

26

Setup time of row address on MAXL0±MAXL7, MAXPH, and MAXPL before

 

 

 

 

 

no longer high

tM ± 9

 

ns

MAL

 

27

Pulse duration of

 

high

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

tM ± 9

 

ns

MAL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

28

Setup time of address/enable on MAX0, MAX2, and

 

 

 

 

before

 

 

 

 

 

no longer high

tM ± 9

 

ns

MROMEN

MAL

 

29

Hold time of address/enable of MAX0, MAX2, and

 

 

 

 

 

 

after

 

 

low

 

 

 

1.5tM ± 9

 

ns

MROMEN

MAL

 

 

 

 

30

Setup time of address on MADH0±MADH7 before

 

 

 

 

no longer high

 

 

 

 

 

 

 

 

 

 

 

 

 

tM ± 9

 

ns

MAL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

31

Hold time of address on MADH0±MADH7 after

 

 

 

 

low

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1.5tM ± 9

 

ns

MAL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

38

POST OFFICE BOX 1443 HOUSTON, TEXAS

 

77251±1443

Page 38
Image 38
Texas Instruments TMS380C26 Memory bus timing clocks, MRAS, MCAS, and MAL to Address, MADL0±MADL7 Maxph Maxpl, Mromen MAL