SM320C6455-EP

FIXED-POINT DIGITAL SIGNAL PROCESSOR

www.ti.com

SPRS462B – SEPTEMBER 2007 – REVISED JANUARY 2008

 

32

 

 

HD[31:0]

HPI

 

 

 

VCP2

 

HRDY,￿HINT

(32-Bit)

 

 

 

 

 

 

HCNTL0,￿HCNTL1,￿HHWIL,

 

 

 

HAS,￿HR/W,￿HCS,￿HDS1,￿HDS2

 

 

 

 

PCI

TCP2

 

 

 

 

64

 

 

 

AED[63:0]

 

UTOPIA

EMIFA

AECLKIN, AARDY, AHOLD

 

 

 

 

 

 

AEA[22:3], ACE[3:0], ABE[7:0],

 

 

 

AECLKOUT, ASDCKE,

 

 

 

AHOLDA, ABUSREQ,

GP[15:12,2,1]

GPIO

 

ASADS/ASRE, AAOE/ASOE,

 

 

 

AAWE/ASWE

 

 

 

 

 

32

 

 

ED[31:0]

 

 

 

 

DDR2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

EMIF

 

 

 

DEA[21:2],￿DCE[1:0],￿DBE[3:0],￿DDRCLK,￿DDRCLK,

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DSDCKE,￿DDQS,￿DDQS,￿DSDCAS,￿DSDRAS,

 

 

 

 

 

 

 

 

DSDWE

 

CLKIN1,￿PLLV1

 

PLL1

 

PLL2

 

 

 

CLKIN2,￿PLLV2

 

 

 

 

SYSCLK4

 

and￿PLL1

 

and￿PLL2

 

 

 

 

 

 

 

Controller

 

Controller

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

McBSP1

TINP1L

TIMER1

 

 

TOUT1L

CLKR0,￿FSR0,￿DR0,￿CLKS0,

 

McBSP0

 

 

 

 

 

TINP0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DX0,￿FSX0,￿CLKX0

 

 

TIMER0

 

 

 

TOUT0

 

 

 

 

 

 

MRXD[7:0],￿MRXER,￿MRXDV,￿MCOL,

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

EMAC

 

RapidIO

 

 

 

RIOCLK,￿RIOCLK,￿RIOTX[3:0],

 

 

 

 

 

 

MCRS,￿MTCLK,￿MRCLK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

RIOTX[3:0],￿RIORX[3:0],￿RIORX[3:0]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SCL

 

 

 

 

 

 

 

MTXD[7:0],￿MTXEN,

 

 

MDIO

 

I2C

 

 

 

 

 

 

 

 

MDIO,￿MDCLK

 

 

 

 

 

SDA

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Shading￿denotes￿a￿peripheral￿module￿not￿available￿for￿this￿configuration.

 

 

DEVSTAT Register:￿0x0061 8161

 

 

 

 

 

 

 

 

 

 

 

 

PCI_EN￿=￿0￿(PCI￿disabled,￿default)

 

 

 

 

 

 

 

 

 

 

 

 

ABA1￿(EMIFA_EN)￿=￿1(EMIFA enabled)

 

 

 

 

 

 

 

 

 

 

 

 

ABA0￿(DDR2_EN)￿=￿1￿(DDR2￿Memory￿Controller￿enabled)

 

 

 

 

 

 

 

 

 

 

 

AEA[19:16]￿(BOOTMODE[3:0])￿=￿0001,￿(HPI￿Boot)

 

 

AEA[8]￿(PCI_EEAI)￿=￿0,￿(PCI￿I2C￿EEPROM Auto-Init￿disabled,￿default)

AEA[15]￿(AECLKIN_SEL)￿=￿0,￿(AECLKIN,￿default)

 

 

AEA[7]￿=￿0,￿(do￿not￿oppose￿IPD)

AEA[14]￿(HPI_WIDTH)￿=￿1,￿(HPI,￿32-bit￿Operation)

 

 

AEA[6]￿(PCI66)￿=￿0,￿(PCI￿33￿MHz￿[default,￿don’t￿care])

AEA[13]￿(LENDIAN)￿=￿IPU,￿(Little￿Endian￿Mode,￿default)

 

AEA[5]￿(MCBSP1_EN)￿=￿0,￿(McBSP1￿disabled,￿default)

AEA[12]￿(UTOPIA_EN)￿=￿0,￿(UTOPIA disabled,￿default)

 

AEA[4]￿(SYSCLKOUT_EN)￿=￿1,￿(SYSCLK4￿pin￿function)

AEA[11]￿=￿1￿(must￿oppose￿IPD)

 

 

AEA[3]￿=￿1 (must￿oppose￿IPD)

AEA[10:9]￿(MACSEL[1:0])￿=￿00,￿(10/100￿MII￿Mode)

 

 

AEA[2:0]￿(CFGGP[2:0])￿=￿000￿(default)

Figure 3-12. Configuration Example A (McBSP + HPI32 + I2C + EMIFA + DDR2 Memory Controller +

TIMERS + RapidIO + EMAC (MII) + MDIO)

Submit Documentation Feedback

Device Configuration

79

Page 79
Image 79
Texas Instruments SM320C6455-EP manual HPI VCP2 HRDY,HINT