Texas Instruments SM320C6455-EP manual Functional Block Diagram

Models: SM320C6455-EP

1 254
Download 254 pages 49.23 Kb
Page 10
Image 10

SM320C6455-EP

FIXED-POINT DIGITAL SIGNAL PROCESSOR

www.ti.com

SPRS462B – SEPTEMBER 2007 – REVISED JANUARY 2008

1.3Functional Block Diagram

Figure 1-2shows the functional block diagram of the C6455 device.

DDR2 SDRAM

32

DDR2

 

 

 

 

 

 

 

 

 

 

 

 

 

C6455

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Mem Ctlr

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SBSRAM

 

PLL2 and

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

ZBT SRAM

 

PLL2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Controller(D)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

L2 ROM

 

64

 

 

 

 

 

 

L1P Cache Direct-Mapped

 

 

 

 

EMIFA

 

 

 

 

 

 

 

 

32K

 

 

 

 

 

 

 

 

32K Bytes

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Bytes(E)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SRAM

 

TCP2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

ROM/FLASH

 

VCP2

 

 

 

L1P Memory Controller (Memory Protect/Bandwidth Mgmt)

I/O Devices

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

McBSP0(A)

 

 

 

 

 

 

C64x+ DSP Core

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Instruction Fetch

Control Registers

 

 

L2 Memory Controller (Memory Protect/ Bandwidth Mgmt)

 

 

McBSP1(A)

 

 

 

 

16-/32-bit

 

 

 

 

 

Interrupt and Exception Controller

Power Control

 

 

 

 

L2

 

 

 

SPLOOP Buffer

 

 

 

 

 

Instruction Dispatch

 

 

Serial Rapid

Switched Central Resource

Cache

 

 

Instruction

 

In-Circuit Emulation

 

 

Memory

 

 

 

 

 

I/O

M

 

Decode

 

 

 

2096K

 

 

 

 

 

 

 

 

 

e

 

Data Path A

Data Path B

 

 

 

HPI (32/16)(B)

Bytes

g

 

 

 

 

 

a

 

A Register File

B Register File

 

 

 

 

m

 

 

 

 

 

 

 

o

 

A31−A16

 

 

B31−B16

 

 

 

 

 

PCI66(B)

 

d

 

A15−A0

 

 

B15−B0

 

 

Internal DMA (IDMA)

 

 

 

 

u

 

 

 

 

 

 

 

 

(B)

 

 

 

 

l

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

System

 

 

UTOPIA(B)

 

e

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

.L1

.S1

.M1

.D1

.D2

.M2

.S2

.L2

 

 

EMAC

 

 

xx

xx

 

 

Primary

 

 

 

 

 

 

 

 

 

 

 

 

 

10/100/1000

 

 

 

 

xx

 

 

xx

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MII

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

RMII

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

GMII

 

 

 

L1D Memory Controller (Memory Protect/Bandwidth Mgmt)

 

 

RMGII(D)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MDIO

 

 

 

 

 

 

L1D Cache

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

16

GPIO16(B)

 

 

 

 

 

 

2-Way

 

 

 

 

 

 

 

 

 

 

 

 

 

Set-Associative

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

32K Bytes Total

 

 

 

 

 

 

 

I2C

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Timer1(C)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

HI

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

LO

 

 

 

EDMA 3.0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PLL1 and

 

 

Device

 

 

Timer0(C)

 

 

 

 

 

 

 

 

PLL1

 

Configuration

 

 

HI

 

 

 

Secondary

 

 

 

Controller

 

 

Logic

 

 

 

 

Switched Central

 

 

 

 

 

 

 

 

 

 

 

LO

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Resource

 

 

 

Boot Configuration

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A.McBSPs: Framing Chips − H.100, MVIP, SCSA, T1, E1; AC97 Devices; SPI Devices; Codecs

B.The PCI peripheral pins are muxed with some of the HPI peripheral pins and the UTOPIA address pins. For more detailed information, see the Device Configuration section of this document.

C.Each of the TIMER peripherals (TIMER1 and TIMER0) is configurable as either two 64-bit general-purpose timersor two 32-bit general-purpose timers or a watchdog timer.

D.The PLL2 controller also generates clocks for the EMAC.

E.When accessing the internal ROM of the DSP, the CPU frequency must always be less than 750 MHz.

Figure 1-2. Functional Block Diagram

10

Features

Submit Documentation Feedback

Page 10
Image 10
Texas Instruments SM320C6455-EP manual Functional Block Diagram