Reference

Table 3±4: P2 connector pinouts for slots 1 ± 12

Pin

Row A

Row B

Row C

 

 

 

 

1

ECLTRG0

+5 V

CLK10+

 

 

 

 

2

±2 V

GND

CLK10±

 

 

 

 

3

ECLTRG1

RSV1

GND

 

 

 

 

4

GND

A24

±5.2 V

 

 

 

 

5

LBUSA00

A25

LBUSC00

 

 

 

 

6

LBUSA01

A26

LBUSC01

 

 

 

 

7

±5.2 V

A27

GND

 

 

 

 

8

LBUSA02

A28

LBUSC02

 

 

 

 

9

LBUSA03

A29

LBUSC03

 

 

 

 

10

GND

A30

GND

 

 

 

 

11

LBUSA04

A31

LBUSC04

 

 

 

 

12

LBUSA05

GND

LBUSC05

 

 

 

 

13

±5.2 V

+5 V

±2 V

 

 

 

 

14

LBUSA06

D16

LBUSC06

 

 

 

 

15

LBUSA07

D17

LBUSC07

 

 

 

 

16

GND

D18

GND

 

 

 

 

17

LBUSA08

D19

LBUSC08

 

 

 

 

18

LBUSA09

D20

LBUSC09

 

 

 

 

19

±5.2 V

D21

±5.2 V

 

 

 

 

20

LBUSA10

D22

LBUSC10

 

 

 

 

21

LBUSA11

D23

LBUSC11

 

 

 

 

22

GND

GND

GND

 

 

 

 

23

TTLTRG0*

D24

TTLTRG1*

 

 

 

 

24

TTLTRG2*

D25

TTLTRG3*

 

 

 

 

25

+5 V

D26

GND

 

 

 

 

26

TTLTRG4*

D27

TTLTRG5*

 

 

 

 

27

TTLTRG6*

D28

TTLTRG7*

 

 

 

 

28

GND

D29

GND

 

 

 

 

29

RSV2

D30

RSV3

 

 

 

 

30

MODID

D31

GND

 

 

 

 

31

GND

GND

+24 V

 

 

 

 

32

SUMBUS

+5 V

±24 V

 

 

 

 

VX1410A & VX1420A IntelliFrame Mainframe Instruction Manual

3±7