Chapter 8 Time Base Timer / 8-bit Free-running Timer

8-2-3 Timer Mode Registers

This is a readable / writable register that controls timer 6 and time base timer.

„Timer 6 Mode Register (TM6MD)

 

7

6

5

4

3

2

1

0

TM6MD

TM6CLRS

TM6IR2

TM6IR1

TM6IR0

TM6CK3

TM6CK2

TM6CK1

TM6CK0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

( At reset : 0 0 0 0 0 0 0 0 )

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TM6CKS0

Time base timer clock source

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

0

fosc

 

 

 

 

 

 

 

 

 

1

fx

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TM6CK3

 

TM6CK2

TM6CK1

Timer 6 clock source

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

0

0

fosc

 

 

 

 

 

 

 

0

 

1

fs

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

0

fx

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

Synchronous fx

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

0

0

Time base selection clock

1/213

 

 

 

 

 

 

1

 

1

Synchronous time base selection clock

1/213

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

0

Time base selection clock 1/212

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

Synchronous time base selection clock

1/212

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TM6IR2

 

TM6IR1

TM6IR0

Time base timer

 

 

 

 

 

 

 

 

interrupt cycle selection

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

0

0

Time base selection clock

1/2 7

 

 

 

 

 

 

0

 

1

Time base selection clock

1/2 8

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

0

Time base selection clock

1/2 9

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

Time base selection clock

1/2 10

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

 

0

-

Time base selection clock

1/2 13

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

Time base selection clock

1/2 15

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TM6CLRS

Timer 6 binary counter clear

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

0

Enable the initialization of

 

 

 

 

 

 

 

 

TM6BC as TM6OC is written

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

Disable the initialization of

 

 

 

 

 

 

 

 

TM6BC as TM6OC is written

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

* TM6IRQ is disabled as TM6CLRS = 0,

 

 

 

 

 

 

 

TM6IRQ is enabled as TM6CLRS = 1.

 

Figure 8-2-4 Timer 6 Mode Register (TM6MD : x'03F6A', R/W)

VIII - 6

Control Registers

Page 304
Image 304
Panasonic MN101C77C, F77G user manual TM6MD, TM6CKS0, TM6CLRS