Chapter 3 Interrupts

3-1-2 Block Diagram

PSW

7

6

5

4

3

2

1

0

MIE IM1 IM0

Level deter- mined

Interrupt

 

 

 

 

 

 

CPU core

 

 

 

 

 

 

 

 

 

Vector 1

IRQNM1

 

 

 

 

 

 

 

 

 

IRQLVL

7

6

5

4

3

2

1

0

 

 

 

 

 

 

 

 

 

 

2-0

 

 

 

 

 

 

 

 

 

 

 

NMICR

 

 

 

 

 

 

 

 

 

 

 

 

PI

 

 

 

 

 

 

 

 

 

 

 

 

WDOG

 

 

 

 

 

 

 

 

Vector 2

 

 

7

6

5

4

3

2

1

0

 

IRQ0ICR

xxxLV1-0

 

 

 

 

xxxIE xxxIR

 

 

 

 

 

 

 

 

 

Peripheral

 

 

 

 

 

 

 

 

 

function

 

 

 

 

 

 

 

 

 

I/O

 

 

 

 

xxxLV : Interrupt Level

0

 

 

 

xxxIE : Interrupt Enable

 

 

 

xxxIR : Interrupt Request

 

 

 

 

1

DEC

 

 

 

 

 

 

 

 

2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Vector N

 

 

 

 

 

 

 

 

Vector 28

 

 

7

6

5

4

3

2

1

0

 

xxxICR

xxxLV1-0

 

 

 

 

xxxIE xxxIR

 

 

 

 

 

 

 

 

 

Peripheral

 

 

 

 

 

 

 

 

 

function

 

 

 

 

 

 

 

 

 

I/O

 

 

 

 

xxxLV : Interrupt Level

0

 

 

 

xxxIE : Interrupt Enable

 

 

 

xxxIR : Interrupt Request

 

 

 

 

1

DEC

 

 

 

 

 

 

 

 

2

 

 

 

 

 

 

 

 

 

Figure 3-1-1 Interrupt Block Diagram

 

 

 

III - 4 Overview

Page 98
Image 98
Panasonic MN101C77C, F77G user manual Psw, CPU core