Panasonic F77G, MN101C77C user manual „Timer 7 Block Diagram

Models: F77G MN101C77C

1 544
Download 544 pages 59.61 Kb
Page 263
Image 263

Overview VII - 3

Figure 7-1-1 Timer 7 Block Diagram

TM7MD2(bp1-0)

TM7MD2(bp7)

 

T7ICT0

 

 

T7ICEDG

 

T7ICT1

 

 

 

Capture register

 

 

 

 

 

 

Specified edge

 

write operation signal

IRQ0 Interrupt request signal

M

M

Capture trigger

detection

IRQ1 Interrupt request signal

U

U

 

 

IRQ2 Interrupt request signal

X

Both edges

X

 

IRQ3 Interrupt request signal

 

detection

 

Capture operation

Output from the external interrupt

 

enable / disable

interface block

 

 

T7ICEN

 

 

 

 

 

 

TM7MD2(bp2)

fosc

 

 

M

 

 

 

 

 

4-bit prescaler

 

 

 

 

 

 

 

 

 

 

 

 

U

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

fs

 

 

X

 

 

M

 

 

 

S

S

S

1/16

 

 

 

 

 

 

 

 

 

 

 

 

U

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1/2

1/2

1/4

 

 

 

 

 

TM7IO input

 

 

 

 

M

 

 

X

 

 

 

 

 

 

 

 

1/4

M

 

 

 

Synchro-

U

 

 

 

 

 

 

 

 

 

 

 

1/2

 

U

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

X

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

X

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

nization

 

 

 

 

 

 

 

 

 

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TM7MD1

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TM7CK0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TM7CK1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TM7PS0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TM7PS1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TM7EN

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TM7CL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reserved

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reserved

7

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Read

TM7MD2

0

„Timer 7 Block Diagram

 

 

 

 

 

 

 

 

 

T7ICT0

 

 

 

 

 

 

 

16-Bit capture register

 

 

 

T7ICT1

 

 

TM7ICL

 

TM7ICH

 

 

 

T7ICEN

 

 

 

 

 

Read/Write

 

 

TM7IRS1

 

 

 

 

 

 

 

 

TM7PWM

 

 

16-Bit preset register 1

 

 

 

TM7BCR

 

 

 

 

 

T7PWMSL

 

 

TM7PR1L

 

TM7PR1H

 

 

 

 

 

 

 

 

 

T7ICEDG

7

 

 

 

 

Read

 

 

 

 

 

Data Load signal

 

 

 

 

 

16-Bit output, compare register 1

 

 

 

 

 

 

TM7OC1L

 

TM7OC1H

 

M

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Match

 

U

 

 

 

TM7IRQ /

 

 

 

X

 

 

 

Synchronous output event

 

 

 

 

 

 

 

 

 

 

Read

 

 

 

 

 

 

 

 

 

M

1/2

 

 

 

16-Bit binary counter

OVF

U

R

 

 

X

 

 

 

 

RST

 

 

 

 

TM7BCL

RST

TM7BCH

 

 

 

 

 

 

 

 

 

 

TM7CL

 

 

 

 

 

 

 

TM7MD1(bp5)

 

 

 

 

 

 

 

 

 

M

 

 

 

 

 

M

 

 

U

TM7IO output / PWM7

 

 

 

 

U

 

R Q

X

 

 

 

 

 

X

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

reset

 

S

 

 

 

 

 

T7PWMSL

 

 

 

 

 

 

 

TM7MD2(bp6)

 

 

 

 

 

 

Match

 

 

 

 

 

T7OC2IRQ

 

 

 

 

 

 

 

 

16-Bit output, compare register 2

 

 

 

 

 

 

TM7OC2L

 

TM7OC2H

 

 

 

 

 

 

 

 

Data Load signal

 

 

 

 

 

 

 

 

Read

 

 

 

 

 

16-Bit preset register 2

TM7PR2L

TM7PR2H

Read/Write

7-1-2 Block Diagram

Chapter 7 16-bit Timer

Page 263
Image 263
Panasonic F77G, MN101C77C user manual „Timer 7 Block Diagram